DMA调试经验,NIOS II环境下,适用ALTERa公司芯片
标签: DMA 调试 经验
上传时间: 2014-09-02
上传用户:gtf1207
OFDM的fpga实现,用ALTERa的器件!
标签: OFDM fpga
上传时间: 2014-11-06
上传用户:hgy9473
关于如何在modelsim中进行设置,使它能对ALTERa芯片的进行功能及时序仿真。
标签: modelsim
上传时间: 2013-12-23
上传用户:冇尾飞铊
标准SRD SDRAM控制器参考设计,ALTERa提供 Verilog代码,带有使用手册,大家试试交流一下
标签: SDRAM SRD 标准 控制器
上传时间: 2014-01-04
上传用户:xg262122
QQ2812开发板的CPLD源代码,CPLD芯片为ALTERa公司MAX3000A系列芯片
标签: 2812 CPLD QQ 开发板
上传时间: 2016-12-21
上传用户:王者A
设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选ALTERa的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 根据系统提供的时钟源引入一个12MHZ时钟的基准频率,对其进行各种分频系数的分频,产生符合某一音乐的频率,然后再引入4HZ的时钟为音乐的节拍控制,最后通过扬声器放出来。
标签: 调试 音乐发生器
上传时间: 2013-12-19
上传用户:阿四AIR
设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选ALTERa的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 由系统提供的时钟源引入扫描信号,根据VGA彩色显示器的工作原理,设计出各种颜色编码和行场扫描信号。将并口线从计算机并口与CPLD/FPGA适配板连接好,然后将VGA接口与彩色显示器连接好,彩条信号就可以在显示器中产生,通过按键可以改变产生彩条的方式,共六种彩条信号,两种横彩条,两种竖彩条,两种棋盘格。本实验运用层次化设计出VGA彩条信号发生器,由行场信号模块模块和彩条信号发生模块构成,彩条信号发生器的顶层原理图如图10.7 所示.
标签: VGA 调试 信号发生器
上传时间: 2016-12-27
上传用户:manking0408
ISA板卡,CPLD原理图,ALTERa maxII CPLD芯片。实现运动控制,标准安川伺服器控制接口。
标签: ISA 板卡
上传时间: 2017-01-06
上传用户:lixinxiang
使用VHDL硬件描述语言实现了直接频率合成器的制作,并在ALTERa公司的CycloneII上得到实现,验证了代码的正确性。用户操作可以参照程序中的说明,请使用QuartusII6.0以上版本打开,低版本打开时会有错误提示
标签: VHDL 硬件描述语言 频率合成器
上传时间: 2017-01-10
上传用户:清风冷雨
MAX+PLUSII软件是一个功能强大,容易使用的软件包,它可以以图 形方式、文字输入方式(AHDL、VHDL和VERILOG)和波形方式输入设计文 件,可以编译并形成各种能够下装到EPROM和各种ALTERa器件的文件,还可 以进行仿真以检验设计的准确性,下面举例说明该软件的使用
标签: PLUSII MAX 软件
上传时间: 2013-12-05
上传用户:haoxiyizhong