近年来,电网公司在党的正确领导下,开拓创新,捷报频传,公司“十一五”发展规划和年度工作计划继续保持良好发展态势;安全工作切实加强,安全生产保持良好局面;电网发展全面提速,特高压工程建设取得重大进展;“四化”要求获得深入落实,资产运营效率和效益均创历史最高水平。 国家电网公司正在向高标准、全规范、现代化的国际先进水平齐头并进。电网自动化系统的安全性和可靠性是基础。计算机通信自动化,对个变电站的后台监控及远动通信数据备份,都为系统的安全性和故障恢复提供了可靠保证。 随着供电事业的飞速发展,供电部门的变电站数量猛增,变电站分布广范、距离遥远,多处于野外,运行不便管理。远程图像监控系统可对供电系统分散变电站进行集中管理,可把变电站的视频图像、声音、现场告警信号、门禁、漏水、温湿度及其他各种需要监控的信号通过系统内部网络,上传到监控中心,计算机自动保存各种数据,硬盘录像录音。现场各种告警信号可通过手机、电话、BB机、短信、多媒体报警通知值班人员,作相应处理,及时避免事故的发生。彻底解决了变电站分散又难管理的问题,大大提高供电系统变电站的自动化管理 目前,电力、供电系统已经建立了一些信息管理业务系统,。如设备管理系统、物资管理系统、燃料管理系统、办公自动化系统、网上物资采购系统、财务管理系统、财务预算管理信息系统、视频会议系统和视频监控系统等。
上传时间: 2013-11-04
上传用户:my_cc
所谓螭译预处理,是蝙译嚣在对C语言源程序进行正常墒译之前,先对一些特殊的预处理命令作解释,产生一个新的源程序.蝙译预处理主要为程序调试.移植等提供便剃,是一个非常实用的功能。
上传时间: 2014-12-27
上传用户:fredguo
Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。 UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。 UltraScale架构的突破包括: • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50% • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量 • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈 • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代 • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽 • 显著增强DSP与包处理性能 赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。
标签: UltraScale Xilinx 架构
上传时间: 2013-11-17
上传用户:皇族传媒
支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模块,从而提高系统集成度。 宽带数据缓冲,提供1,600-Mbps外部存储器接口。 数据包处理和流量管理功能的高效实现。 更高的系统性能,同时保持功耗和成本预算不变。
上传时间: 2013-11-23
上传用户:asdgfsdfht
本白皮书介绍 Stratix V FPGA 是怎样帮助用户提高带宽同时保持其成本和功耗预算不变。在工艺方法基础上,Altera 利用 FPGA 创新技术超越了摩尔定律,满足更大的带宽要求,以及成本和功耗预算。Altera Stratix ® V FPGA 通过 28-Gbps 高功效收发器突破了带宽限制,支持用户使用嵌入式 HardCopy ®模块将更多的设计集成到单片FPGA中,部分重新配置功能还提高了灵活性。
上传时间: 2013-10-30
上传用户:luke5347
CC2530是TI第二代ZigBee® / IEEE 802.15.4 RF片上系统,用于2.4 GHz免执照ISM频带。该芯片为工业级应用提供了最先进的选择性/兼容性、优秀的链路预算,并且支持低电压操作。
上传时间: 2013-10-27
上传用户:zhqzal1014
置位/复位电路有多种设计方法,应根据成本预算和设置的磁场分辨率来选择最佳方案。置位脉冲和复位脉冲对传感器所起的作用是基本一样的,唯一的区别是传感器的输出改变正负号。
上传时间: 2013-10-17
上传用户:名爵少年
测试贴片热阻小软件
上传时间: 2013-10-17
上传用户:stampede
测试贴片热阻小软件
上传时间: 2013-11-03
上传用户:xmsmh
Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。 UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。 UltraScale架构的突破包括: • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50% • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量 • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈 • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代 • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽 • 显著增强DSP与包处理性能 赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。
标签: UltraScale Xilinx 架构
上传时间: 2013-12-23
上传用户:小儒尼尼奥