阻容降压回路的问提
上传时间: 2013-11-13
上传用户:wangjin2945
基于TPS54610的同步降压DC_DC电源设计
上传时间: 2013-11-11
上传用户:kang1923
7805三端稳压器应用
上传时间: 2013-11-05
上传用户:dumplin9
随着通信信道的复杂度和可靠性不断增加,人们对于电信系统的要求和期望也不断提高。这些通信系统高度依赖于高性能、高时钟频率和数据转换器器 件,而这些器件的性能又非常依赖于系统电源轨的质量。当使用一个高噪声电源供电时,时钟或者转换器 IC 无法达到最高性能。仅仅只是少量的电源噪声,便会对性能产生极大的负面影响。本文将对一种基本 LDO 拓扑进行仔细研究,找出其主要噪声源,并给出最小化其输出噪声的一些方法。 表明电源品质的一个关键参数是其噪声输出,它常见的参考值为 RMS 噪声测量或者频谱噪声密度。为了获得最低 RMS 噪声或者最佳频谱噪声特性,线性电压稳压器(例如:低压降电压稳压器,LDO),始终比开关式稳压器有优势。这让其成为噪声敏感型应用的选择。 基本 LDO 拓扑 一个简单的线性电压稳压器包含一个基本控制环路,其负反馈与内部参考比较,以提供恒定电压—与输入电压、温度或者负载电流的变化或者扰动无关。 图 1 显示了一个 LDO 稳压器的基本结构图。红色箭头表示负反馈信号通路。输出电压 VOUT 通过反馈电阻 R1 和 R2 分压,以提供反馈电压 VFB。VFB 与误差放大器负输入端的参考电压 VREF 比较,提供栅极驱动电压 VGATE。最后,误差信号驱动输出晶体管 NFET,以对 VOUT 进行调节。 图 1 LDO 负反馈环路 简单噪声分析以图 2 作为开始。蓝色箭头表示由常见放大器差异代表的环路子集(电压跟随器或者功率缓冲器)。这种电压跟随器电路迫使 VOUT 跟随 VREF。VFB 为误差信号,其参考 VREF。在稳定状态下,VOUT 大于 VREF,其如方程式 1 所描述:
上传时间: 2013-11-11
上传用户:jiwy
PSPICE“交流小信号分析”运用到PWM型开关电源上
上传时间: 2014-12-24
上传用户:tzrdcaabb
银河YH-2503B型开关电源
上传时间: 2013-10-18
上传用户:cccole0605
线性稳压器与开关电源基本原理
上传时间: 2013-11-10
上传用户:墙角有棵树
在常用的低压电源中,用电容器降压(实际是电容限流)与用变压器相比,电容降压的电源体积小、经济、可靠、效率高,缺点是不如变压器变压的电源安全。
上传时间: 2013-12-25
上传用户:xhwst
电源设计往往是系统最后一个考虑因素。这时,大部分用户可选择一个有效模块——输入一个DC电压生成另一个电压。这个模块可以有不同规格,以步降方式生成低电压,或以步升方式生成高电压。同时,还有大量专用方案,如步升/步降、反激式和单端初级电感转换器(sepic),这种DC-DC 转换器可生成大于、小于或等于输入电压的输出电压。对于基于AC 电源工作的系统,可能首先需要采用AC-DC 模块生成系统所需的最高DC 电压。因此,步降转换器,也称降压转换器,是使用最为广泛的设备。下面,我们先介绍如何选择基础步降电压转换器,提高轻负载效率,然后讨论选择外周器件的考虑因素。
上传时间: 2013-12-29
上传用户:pei5
电容降压原理介绍和计算方法
上传时间: 2013-11-20
上传用户:75119158