虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

鉴相器

  • 编码器倍频、鉴相电路在FPGA中的实现

    编码器倍频、鉴相电路在FPGA中的实现

    标签: FPGA 编码器 倍频 中的实现

    上传时间: 2013-11-08

    上传用户:38553903210

  • 编码器倍频、鉴相电路在FPGA中的实现

    编码器倍频、鉴相电路在FPGA中的实现

    标签: FPGA 编码器 倍频 中的实现

    上传时间: 2013-10-27

    上传用户:royzhangsz

  • 编码器信号处理 经过倍频器进行四倍频 后 同时完成鉴相 计数

    编码器信号处理 经过倍频器进行四倍频 后 同时完成鉴相 计数

    标签: 编码器 信号处理 倍频器 倍频

    上传时间: 2014-01-22

    上传用户:懒龙1988

  • 用PIC16C711A单片机制作鉴幅鉴相漏电保安器

    该文档为用PIC16C711A单片机制作鉴幅鉴相漏电保安器总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 单片机 漏电保安器

    上传时间: 2022-04-03

    上传用户:d1997wayne

  • 用AT89S52实现鉴相功能

    用AT89S52实现鉴相功能,用于对光电编码器的输出进行编码。

    标签: 89S S52 AT 89

    上传时间: 2016-10-10

    上传用户:nairui21

  • vco和移相器

    VCO和移相器适合3G的频率使用

    标签: vco 移相器

    上传时间: 2014-12-23

    上传用户:水口鸿胜电器

  • 相敏检波电路鉴相特性的仿真研究

    分析了调幅信号和载波信号之间的相位差与调制信号的极性的对应关系,得出了相敏检波电路输出电压的极性与调制信号的极性有对应关系的结论。为了验证相敏检波电路的这一特性,给出3 个电路方案,分别选用理想元件和实际元件,采用Multisim 对其进行仿真实验,直观形象地演示了相敏检波电路的鉴相特性,是传统的实际操作实验所不可比拟的。关键词:相敏检波;鉴相特性;Multisim;电路仿真 Abstract : The corresponding relation between modulation signal polarity and difference phases of amplitudemodulated signal and the carrier signal ,the polarity of phase2sensitive detecting circuit output voltage and the polarity of modulation signal are correspondent . In order to verify this characteristic ,three elect ric circuit s plans are produced ,idea element s and actual element s are selected respectively. Using Multisim to carry on a simulation experiment ,and then demonst rating the phase detecting characteristic of the phase sensitive circuit vividly and directly. Which is t raditional practical experience cannot be com pared.Keywords :phase sensitive detection ;phase2detecting characteristic ;Multisim;circuit simulation

    标签: 相敏检波 电路 仿真研究 鉴相

    上传时间: 2013-11-23

    上传用户:guanhuihong

  • 基于AT89C2051单片机的无环流静止进相器

    介绍一种以AT89C51单片机为核心器件,采用晶闸管实现交一交变频的无环流静止进相器。论述了这种静止进相器的硬件结构,I:作原理,补偿方法。这种进相器进相补偿效果明显,具有很好的实用价值。

    标签: C2051 2051 89C AT

    上传时间: 2013-11-23

    上传用户:leixinzhuo

  • 7400 2输入端四与非门 7401 集电极开路2输入端四与非门 7402 2输入端四或非门 7403 集电极开路2输入端四与非门 7404 六反相器 7405 集电极开路六反相器

    7400 2输入端四与非门 7401 集电极开路2输入端四与非门 7402 2输入端四或非门 7403 集电极开路2输入端四与非门 7404 六反相器 7405 集电极开路六反相器 7406 集电极开路六反相高压驱动器 7407 集电极开路六正相高压驱动器 7408 2输入端四与门 7409 集电极开路2输入端四与门 7410 3输入端3与非门 74107 带清除主从双J-K触发器 74109 带预置清除正触发双J-K触发器 7411 3输入端3与门 74112 带预置清除负触发双J-K触发器 7412 开路输出3输入端三与非门 74121 单稳态多谐振荡器 74122 可再触发单稳态多谐振荡器 74123 双可再触发单稳态多谐振荡器 74125 三态输出高有效四总线缓冲门 74126 三态输出低有效四总线缓冲门 7413 4输入端双与非施密特触发器 74132 2输入端四与非施密特触发器 74133 13输入端与非门 74136 四异或门 74138 3-8线译码器/复工器 74139 双2-4线译码器/复工器 7414 六反相施密特触发器 74145 BCD—十进制译码/驱动器 7415 开路输出3输入端三与门 74150 16选1数据选择/多路开关 74151 8选1数据选择器 74153 双4选1数据选择器 74154 4线—16线译码器

    标签: 输入端 7400 7401 7402

    上传时间: 2014-01-10

    上传用户:jackgao

  • FPGA数字移相器,编程环境为QUIRTE2,编程语言采用硬件描述语言vhdl

    FPGA数字移相器,编程环境为QUIRTE2,编程语言采用硬件描述语言vhdl

    标签: QUIRTE FPGA vhdl 数字移相器

    上传时间: 2013-12-19

    上传用户:songrui