本资源为2015全国电设E题报告——基于锁相环的简易频谱仪内含原理分析方案对比及原理图,下面是本资源的部分内容:本系统采用MSP430F5529为主控器件,采用锁相环频率合成芯片ADF4110、三阶RC低通滤波器和压控振荡芯片MAX2606实现稳定的本振源,产生本征频率在90MHz~110MHz的恒定正弦信号;采用乘法器AD835实现对输出信号幅度的调整;同样采用AD835实现被测信号与本征信号的混频,经过低通滤波得到混频后的低频量由单片机上的ADC进行采样,能在80MHz~100MHz频段内扫描并显示信号频谱和主信号频率,并且够测量全频段内部分杂散频率的个数。经测试,本系统实现了题目要求的全部功能,且人机交互友好。
上传时间: 2022-07-05
上传用户:
首先对有源功率因数校正电路进行了详细的分析。基于对有源功率因数校正电路的双级式和单级式结构的特点比较,本文采用了单级式的电路结构。选择Boost电路为有源功率因数校正电路的功率级主电路,给出了Boost电路的组成并分析了它的工作过程。进一步,对相应的有源功率因数校正电路工作模式及控制方法作了比较分析,在此基础上本文确定采用连续导电工作模式和平均电流控制策略,并应用UC3854作为有源功率因数校正电路的控制芯片。对UC3854芯片的工作原理及各引脚功能作了介绍,对相应的控制部分的控制输入、乘法器、电压环和电流环部分进行了详细的分析,给出了各个部分的经典设计方法。对于已经确定了结构、功率级主电路、工作模式、控制策略及UC3854控制芯片的有源功率因数校正电路,分析表明,这种传统的有源功率因数校正电路存在着输出电压纹波大、电压环响应速度慢和输入电流叠加开关纹波的缺陷。为此,基于电路的计算仿真,对有源功率因数校正电路做了系统的优化。
上传时间: 2022-07-25
上传用户:
CPU:MSP430系列单片机的CPU和通用微处理器基本相同,只是在设计上采用了面向控制的结构和指令系统。MSP430的内核CPU结构是按照精简指令集和高透明的宗旨而设计的,使用的指令有硬件执行的内核指令和基于现有硬件结构的仿真指令。这样可以提高指令执行速度和效率,增强了MSP430的实时处理能力。存储器:存储程序、数据以及外围模块的运行控制信息。有程序存储器和数据存储器。对程序存储器访问总是以字形式取得代码,而对数据可以用字或字节方式访问。其中MSP430各系列单片机的程序存储器有ROM、OTP、EPROM和FLASH型。外围模块:经过MAB、MDB、中断服务及请求线与CPU相连。MSP430不同系列产品所包含外围模块的种类及数目可能不同。它们分别是以下一些外围模块的组合:时钟模块、看门狗、定时器A、定时器B、比较器A、串口0、1、硬件乘法器、液晶驱动器、模数转换、数模转换、端口、基本定时器、DMA控制器等。
上传时间: 2022-07-28
上传用户:slq1234567890
VIP专区-嵌入式/单片机编程源码精选合集系列(83)资源包含以下内容:1. TI MSP430 I2C模块实现 日历时钟系统设计方案的源码 全部代码.2. 基于TI MSP430 的SmartMedia卡的本地存储系统源码.3. Altera CycloneIII_Starter_Kit 开发板原理图.4. 嵌入式程序.5. 飞利普ARM2132电路原理图及PCB图,protel99格式。.6. 在Quartus下使用D触发器来加入延迟.7. USB转并口 含有PCB和原理图 速度已经有所改善.8. Jennic ZigBee中文开发指南.9. cs8900网卡在嵌入式系统中的驱动,网上很少有此网卡驱动的源代码,并且cs8900的datasheet写的非常乱,这个网卡驱动是我用了快2个星期弄出来的,分享给大家,希望大家少走弯路..10. 本人购买的嵌入式系统开发板里面带的光盘资料,非常有用的实时操作系统,源代码开发..11. 嵌入式系统开发.在S3C44B0X处理器下的一个相当于pc电脑的BIOS,主要实现系统启动以及初始化功能.非常底层的代码..12. 杭州立宇泰的s3c2410开发板的USB启动代码,里有usb驱动.可降低usb开发的难度..13. 串口阿啊啊 啊啊几个拉开觉得福阿德司法阿斯顿金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太网测试程序.开发环境:ads. 连好网线,在windows下.16. 液晶FM12864-1驱动程序.17. Maxim实时时钟芯片DS1302驱动程序.18. ADI芯片AD7705驱动程序.19. GM8125芯片的驱动程序.20. 新型网络芯片enc28j60驱动程序.21. 北京合众达电子技术有限责任公司用于DSP图像处理程序设计文献.22. 基于fpga和sopc的用VHDL语言编写的EDA含异步清0和同步时钟使能的加法计数器.23. 基于fpga和sopc的用VHDL语言编写的EDA7段数码显示译码器.24. 基于fpga和sopc的用VHDL语言编写的EDA8段数码显示译码器.25. 基于fpga和sopc的用VHDL语言编写的EDA数控分频器.26. 基于fpga和sopc的用VHDL语言编写的EDA正弦信号发生器.27. 基于fpga和sopc的用VHDL语言编写的EDA8位16进制频率计.28. 基于fpga和sopc的用VHDL语言编写的EDA序列检测器.29. 基于fpga和sopc的用VHDL语言编写的EDA的ADC0809采样控制电路.30. 基于fpga和sopc的用VHDL语言编写的EDA数据采集电路和简易存储示波器.31. 基于fpga和sopc的用VHDL语言编写的EDA比较器和D/A器件实现.32. 基于fpga和sopc的用VHDL语言编写的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL语言编写的EDA乐曲硬件演奏电路.34. 基于fpga和sopc的用VHDL语言编写的EDA乒乓球游戏电路.35. 基于fpga和sopc的用VHDL语言编写的EDA等精度频率设计.36. 基于fpga和sopc的用VHDL语言编写的EDA采样高速A/D的存储示波器.37. 基于fpga和sopc的用VHDL语言编写的EDA信号采集与频谱分析电路.38. 基于fpga和sopc的用VHDL语言编写的EDA的DDS信号发生器.39. 基于fpga和sopc的用VHDL语言编写的EDA数字移相信号发生器.40. 基于fpga和sopc的用VHDL语言编写的EDA的PS/2鼠标键盘控制模块.
标签:
上传时间: 2013-04-15
上传用户:eeworm
该源代码利用计算机模拟乘法竖式 计算阶乘 将每位数子保存在用new分配的一长字符数组里 在本人的机子上可计算30000!的精确值 用时近60秒
上传时间: 2015-04-05
上传用户:小儒尼尼奥
s平面中直接形式到级联形式的转换 %适合模拟滤波器的 %C为增益系数 %B为包含各bk的K乘3维实系数矩阵 %A为包含各ak的K乘3维实系数矩阵 %b为直接形式的分子多项式系数 %a为直接形式的分母多项式系数
上传时间: 2015-07-22
上传用户:sdq_123
海杂波模拟和循环对消法实现杂波抑制的matlab源程序,包含不同信噪比下的目标回波以及最小二乘实现的滤波器完成杂波抑制
上传时间: 2014-01-16
上传用户:dyctj
基于混沌粒子群与模拟退火优化算法的最小二乘支持向量机参数自选择方法,是英文
上传时间: 2016-04-30
上传用户:王楚楚
利用最小二乘的方法进行直线拟合,生成100组带有高斯噪声的数据进行模拟
上传时间: 2014-01-12
上传用户:koulian
单片机;计算器;微电子;模拟电路能进行正数加、减、乘、除四则运算的计算器叫做简单计算器;科学计算器是指能兼容正数的四则运算和乘方、开方运算,具有指数、对数、三角函数、反三角函数及存储等计算功能的计算器。
上传时间: 2016-12-24
上传用户:sz_hjbf