多维多选择背包问题(MMKP)是0-1背包问题的延伸,背包核已经被用来设计解决背包问题的高效算法。目的是研究如何获得一种背包核,并以此高效处理多维多选择背包问题。首先给出了一种方法确定MMKP的核,然后阐述了利用核精确解决MMKP问题的B&B算法,列出了具体的算法步骤。在分析了算法的存储复杂度后,将算法在各种实例上的运行效果与目前解决MMKP问题的常用算法的运行效果进行了比较,发现本文的算法性能优于以往任何算法。
标签: MMKP 算法研究
上传时间: 2013-11-20
上传用户:wangw7689
IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有两个文件对我们比较有用,假设生成了一个 asyn_fifo 的核,则asyn_fifo.veo 给出了例化该核方式(或者在 Edit-》Language Template-》COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是该核的行为模型,主要调用了 xilinx 行为模型库的模块,仿真时该文件也要加入工程。(在 ISE中点中该核,在对应的 processes 窗口中运行“ View Verilog Functional Model ”即可查看该 .v 文件)。如下图所示。
标签: modelsim 仿真 IP核 仿真库
上传时间: 2013-10-20
上传用户:lingfei
定制简单LED的IP核的设计源代码
标签: LED 定制 IP核 源代码
上传时间: 2013-10-19
上传用户:gyq
QuartusII中利用免费IP核的设计 作者:雷达室 以设计双端口RAM为例说明。 Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
标签: Quartus RAM IP核 双端口
上传时间: 2013-10-18
上传用户:909000580
基于FPGA的GPIB接口IP核的研究与设计
标签: FPGA GPIB 接口 IP核
上传用户:wudu0932
ISE新建工程及使用IP核步骤详解
标签: ISE IP核 工程
上传时间: 2015-01-01
上传用户:liuxinyu2016
ISE_IP核创建教程及DDR3_ip核使用注意事项
标签: ISE_IP DDR ip 教程
上传用户:wangyi39
支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模块,从而提高系统集成度。 宽带数据缓冲,提供1,600-Mbps外部存储器接口。 数据包处理和流量管理功能的高效实现。 更高的系统性能,同时保持功耗和成本预算不变。
标签: Altera FPGA 100 GbE
上传时间: 2013-10-16
上传用户:liansi
NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartusII软件,给出了实验仿真结果。
标签: NiosII 软核处理器 步进电机 接口设计
上传时间: 2015-01-02
上传用户:妄想演绎师
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。
标签: FPGA DDS IP核 设计方案
上传时间: 2013-12-22
上传用户:forzalife