虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

归一化

  • 高斯脉冲的微分。先将高斯脉冲及其前15阶导函数的幅度归一化

    高斯脉冲的微分。先将高斯脉冲及其前15阶导函数的幅度归一化,然后将它们同时画出。

    标签: 高斯 脉冲 微分 函数

    上传时间: 2017-07-05

    上传用户:zhenyushaw

  • 此程序可将将多个变量归一化

    此程序可将将多个变量归一化,程序中是将两个变量归一化

    标签: 程序 变量

    上传时间: 2017-07-14

    上传用户:xsnjzljj

  • BPSK的R参数分析归一化,求瞬时平方包络均值

    BPSK的R参数分析归一化,求瞬时平方包络均值

    标签: BPSK 参数分析 包络 瞬时

    上传时间: 2013-12-16

    上传用户:chenjjer

  • 文档中是关于数据归一化的处理说明和程序简介

    文档中是关于数据归一化的处理说明和程序简介

    标签: 文档 数据 程序

    上传时间: 2017-09-27

    上传用户:wang0123456789

  • 信号归一化程序

    归一化是一种简化计算的方式,即将有量纲的表达式,经过变换,化为无量纲的表达式,成为标量。在多种计算中都经常用到这种方法。该段matlab代码即为实现信号的归一化,希望对大家有用。

    标签: 归一化

    上传时间: 2015-12-03

    上传用户:遇见1314

  • 矩阵归一化

    matlab小程序:将矩阵整体归一化到区间[ymin,ymax];当是一维数组时和mapminmax(X,YMIN,YMAX)函数一样

    标签: 矩阵

    上传时间: 2019-11-14

    上传用户:wewomy

  • 参数化Viterbi译码器的FPGA实现

    本文以某型号接收机的应用为背景,主要论述了如何实现基于FPGA的参数化的Viterbi译码器的知识产权(IP)核。文中详细论述了译码器的内部结构、VerilogHDL(硬件描述语言)实现、仿真测试等。这些可变的参数包括:码型、ACS(加比选)单元的数目、软判决比特数、回溯深度等。用户可以根据自己的需要设置不同的参数由开发工具生成不同的译码器用于不同的系统。  本文的创新之处在于,针对FPGA的内部结构提出了一种新的累加度量RAM的组织形式,大大节省了嵌入式RAM块;提出了一种新的累加度量值的归一化办法;此外还给出了用Matlab建模得到软判决信息辅助仿真工具进行电路仿真的方法,大大提高了仿真的速度。  所设计的(2,1,7)连续型5比特软判决译码器已经应用于某型号接收机,经受了实际应用的考验产生了巨大的经济效益。

    标签: Viterbi FPGA 参数 译码器

    上传时间: 2013-04-24

    上传用户:waizhang

  • 一种改进的MIMOOFDM系统信道估计算法

    本文对MIMO OFDM 系统中基于iJlI练序列的信道估计问题进行了研究,针对信道冲击响应的最大抽头数大于每个OFDM符号中导频数的情况,提出一种有效的结合前后若干iJII练序列进行信道估计的算法和结合方式。仿真结果表明,在基于无线局域网(WLAN)中打包传送的MIMO OFDM系统里,本文的方法比采用块状训练序列的估计算法有着更小的归一化均方误差。

    标签: MIMOOFDM 信道估计算法

    上传时间: 2013-10-23

    上传用户:xianglee

  • 软判决功率归一viterbi约束长度9

    软判决功率归一viterbi约束长度9,c++代码。

    标签: viterbi 软判决 功率 长度

    上传时间: 2014-01-12

    上传用户:zhengzg

  • 对于传递函数为G=1/(s*s+2*&*s+1)归一化二阶系统

    对于传递函数为G=1/(s*s+2*&*s+1)归一化二阶系统,制作一个能绘制该系统单位阶跃响应的图形用户界面。本例演示:(A)图形界面的大致生成过程;(B)静态文本和编辑框的生成;(C)坐标方格控制键的形成;(D)如何使用该界面。

    标签: 传递函数 二阶系统

    上传时间: 2015-06-22

    上传用户:xuanjie