虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

卷积码译码器

  • 压缩包内为本人写的(2,1,3)卷积码编码器和维特比(viterbi)译码器.编码器和译码器分别封装在一个类中,每个类的方法和变量均有注解

    压缩包内为本人写的(2,1,3)卷积码编码器和维特比(viterbi)译码器.编码器和译码器分别封装在一个类中,每个类的方法和变量均有注解

    标签: viterbi 编码器 译码器 卷积码

    上传时间: 2014-11-28

    上传用户:xieguodong1234

  • 高质量Viterbi译码器,用于卷积码译码

    高质量Viterbi译码器,用于卷积码译码

    标签: Viterbi 高质量 译码器 卷积码

    上传时间: 2017-05-17

    上传用户:时代电子小智

  • 卷积码译码算法改进 实现Conv.(2,1,9)的编码、软判决滑动窗维特比译码

    卷积码译码算法改进 实现Conv.(2,1,9)的编码、软判决滑动窗维特比译码,其生成多项式为G0=561(八进制),G1=753(八进制),调制方式为BPSK,信道为AWGN,比较不同的译码深度对译码器性能的影响

    标签: Conv 译码 卷积码 算法改进

    上传时间: 2014-01-05

    上传用户:wfl_yy

  • 卷积码编码器

    卷积码编码器,与对应的维特比硬判决译码器。已经通过仿真验证

    标签: 卷积码 编码器

    上传时间: 2014-01-10

    上传用户:fanboynet

  • 2,1,7卷积码译码s-function

    2,1,7卷积码译码s-function

    标签: s-function 卷积码 译码

    上传时间: 2013-12-25

    上传用户:llandlu

  • 卷积码编码器

    卷积码编码器,对二进制向量进行编码,希望对大家有帮助

    标签: 卷积码 编码器

    上传时间: 2015-11-21

    上传用户:D&L37

  • OFDM下卷积码译码器CC码的源代码

    OFDM下卷积码译码器CC码的源代码,欢迎大家下载参考!

    标签: OFDM 卷积码译码器 源代码

    上传时间: 2015-12-05

    上传用户:qq21508895

  • 卷积码译码值最终输出算法

    卷积码译码值最终输出算法,输入为软迭代编码输入,输出为软译码输出 即SISO算法。

    标签: 卷积码 译码 算法 输出

    上传时间: 2014-02-18

    上传用户:cursor

  • 很好的卷积码译码资料

    很好的卷积码译码资料,关键字Viterbi 译码算法,BCJR 译码算法

    标签: 卷积码 译码

    上传时间: 2016-11-07

    上传用户:xmsmh

  • 基于FPGA的卷积编码和维特比译码的研究与实现.rar

    在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了信道的统计特性,能充分发挥卷积码的特点,使译码错误概率达到很小。 卷积码译码器的设计是由高性能的复杂译码器开始的,对于概率译码最初的序列译码,随着译码约束长度的增加,其译码错误概率可达到非常小。后来慢慢地向低性能的简单译码器演化,对不太长的约束长度,维特比(Viterbi)算法是非常实用的。维特比算法是一种最大似然的译码方法。当编码约束度不太大(小于等于10)或者误码率要求不太高(约10-5)时,Viterbi译码算法效率很高,速度很快,译码器也较简单。 目前,卷积码在数传系统,尤其是在卫星通信、移动通信等领域已被广泛应用。 本论文对卷积码编码和Viterbi译码的设计原理及其FPGA实现方案进行了研究。同时,将交织和解交织技术应用于编码和解码的过程中。 首先,简要介绍了卷积码的基础知识和维特比译码算法的基本原理,并对硬判决译码和软判决译码方法进行了比较。其次,讨论了交织和解交织技术及其在纠错码中的应用。然后,介绍了FPGA硬件资源和软件开发环境Quartus Ⅱ,包括数字系统的设计方法和设计规则。再有,对基于FPGA的维特比译码器各个模块和相应算法实现、优化进行了研究。最后,在Quartus Ⅱ平台上对硬判决译码和软判决译码以及有无交织等不同情况进行了仿真,并根据仿真结果分析了维特比译码器的性能。 分析结果表明,系统的误码率达到了设计要求,从而验证了译码器设计的可靠性,所设计基于FPGA的并行Viterbi译码器适用于高速数据传输的场合。

    标签: FPGA 卷积 编码

    上传时间: 2013-04-24

    上传用户:tedo811