详细的说明了FPGA设计的整个流程\r\nFPGA设计全流程Modelsim>>Synplify.Pro>>ISE
标签: Modelsim Synplify FPGA ISE
上传时间: 2013-08-09
上传用户:hzakao
华为 FPGA 设计高级技巧 Xilinx 篇,涉及 FPGA 综合、时序优化、编码风格
上传时间: 2013-08-14
上传用户:wivai
介绍了FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE
标签: Modelsim Synplify FPGA ISE
上传时间: 2013-08-15
上传用户:稀世之宝039
xilinx fpga 做VGA驱动信号的Verilog原代码,ise版本9.2,
上传时间: 2013-08-16
上传用户:jasson5678
《CPLD_FPGA设计及应用》课件与实例
标签: CPLD_FPGA
上传时间: 2013-08-17
上传用户:sklzzy
FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim编译Xilinx库\\r\\n第二章 调用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro综合HDL和内核\\r\\n第四章 综合后的项目执行\\r\\n第五章 不同类型结构的仿真
上传时间: 2013-08-20
上传用户:cuibaigao
Xilinx的FPGA设计全流程
上传时间: 2013-08-26
上传用户:as275944189
Xilinx公司FPGA设计培训教程,中文的
上传时间: 2013-08-27
上传用户:leesuper
这是在网上找了好久的课件,比较不错,上面还有我的笔记,主要讲解模拟集成电路设计原理。
上传时间: 2013-11-07
上传用户:huyiming139
以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基础上,采用Xilinx公司ISE软件的在线逻辑分析仪(ChipScope Pro)测试了ADC和采样时钟的性能,实测表明整体指标达到设计要求。给出上位机对采集数据进行处理的结果,表明系统实现了数据的实时采集存储功能。
上传时间: 2014-11-26
上传用户:黄蛋的蛋黄