本文档主要是以Altera公司的Stratix II系列的FPGA器件为例,介绍了其内嵌的增强型可重配置pll在不同的输入时钟频率之间的动态适应,其目的是通过提供pll的重配置功能,使得不需要对FPGA进行重新编程就可以通过软件手段完成pll的重新配置,以重新锁定和正常工作。
标签: pll 可重配置 使用手册
上传时间: 2013-11-02
上传用户:66666
LC72131 pll C源程序
标签: 72131 pll LC 源程序
上传时间: 2014-01-02
上传用户:ztj182002
BU2614 pll 源程序,直接解压
标签: 2614 pll BU 源程序
上传时间: 2015-03-07
上传用户:黑漆漆
pll是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是pll.GDF
标签: 数据 Q5 pll 输入
上传时间: 2014-06-09
上传用户:daguda
用VHDL写的数字锁相环程序 pll.vhd为源文件 pllTB.vhd为testbench
标签: vhd testbench pllTB VHDL
上传时间: 2014-01-20
上传用户:zwei41
pll是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是pll.GDF
标签: pll 数字锁相环 接收 数字
上传时间: 2013-12-31
上传用户:hphh
采用atmel的tiny26的pll实现高速pwm,可方便进行电压等的调节。
标签: atmel tiny pll pwm
上传时间: 2015-04-06
上传用户:epson850
基于s3c24140的arm920t的pll编程,希望对广大朋友有帮助。
标签: s3c24140 920t arm 920
上传时间: 2015-04-27
上传用户:shinesyh
Excel spreadsheet allowing calculation of the best R-C-C component values on the pll Loop Back Filter.
标签: spreadsheet calculation component the
上传时间: 2014-01-14
上传用户:冇尾飞铊
C51的基于KST-CD111LVD-100 car tuner Driver pll LC72131 & LA1787 的数字调谐系统
标签: KST-CD Driver 72131 tuner
上传时间: 2014-01-01
上传用户:hewenzhi