PIC单片机控制PLL频率合成器MC145170应用源码.
上传时间: 2014-01-11
上传用户:VRMMO
Excel spreadsheet allowing calculation of the best R-C-C component values on the PLL Loop Back Filter.
标签: spreadsheet calculation component the
上传时间: 2016-05-29
上传用户:plsee
pll算法是来自经典的DSP的C程序和汇编程序库
上传时间: 2013-12-23
上传用户:缥缈
本文件是延时测试程序;LED灯每隔1秒亮1秒 使用外部22.1184MHz晶振, * 应用PLL倍频到100MHZ.
上传时间: 2016-06-13
上传用户:stampede
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
对于如何设计数字PLL的参数很有帮助. 分析了在最小等效噪声带宽,最小相位均方误差,以及最短锁定时间三种意义上的参数优化设计
上传时间: 2016-06-30
上传用户:stewart·
PLL论文文档,可以参考一下,希望能给大家帮助
上传时间: 2013-12-01
上传用户:han_zh
PLL 时钟模块 Quartus II平台的简单设计实例 附仿真波形
上传时间: 2014-11-12
上传用户:小草123
国外一篇很好的数字锁相环(PLL)设计文档(解压后PLL.pdf),不可不看呦!
上传时间: 2016-08-10
上传用户:dengzb84
锁相环PLL原理及应用,请需要的朋友下载
上传时间: 2016-08-23
上传用户:磊子226