在PC机LINUX上监视数字电电视PLL.用MT2060和DIBCOM3
上传时间: 2015-06-15
上传用户:qq21508895
本源程序使用C51控制的PLL(SANYO LC72131)收音,可以通过HT1621驱动LCD显示,有完整的按键控制程序模块,能通过KEY进行各种功能操作,整个程序采用模块化设计,移植方便,可以初学者参考使用.(之前的那个也是我上载的,怎么就没开通?)
上传时间: 2013-12-17
上传用户:kristycreasy
一本介绍pll的书籍,讲了它的原理,几个重要的指标参数以及几种结构种类。
上传时间: 2013-12-08
上传用户:pompey
TEA5767-PLL收音机整套方案(汇编源码)
上传时间: 2015-07-15
上传用户:gut1234567
本程序是一个PLL仿真程序,分为参数设置,仿真和后显示三部分.
上传时间: 2015-07-20
上传用户:小鹏
这个程序是matlab用来来对锁相环(PLL)进行仿真的,这样的选择基于多方面的考虑
上传时间: 2013-12-18
上传用户:cooran
模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。
上传时间: 2014-01-07
上传用户:ikemada
pll-LMX2325 C程序,用于锁相环频率控制
上传时间: 2013-12-10
上传用户:bjgaofei
三星的有关ARM9的S3C 系列的PLL频率设置软件,ARM开发中可以快速设置所需要的频率参数
上传时间: 2013-12-25
上传用户:问题问题
基于FPGA的新的DDS+PLL时钟发生器
上传时间: 2014-01-07
上传用户:ma1301115706