社区文章采用的是平板、树形自由选择的两种展示方式,社区整体布局采用左右分帧,这样的结构更适合版面较多的网站使用! 社区支持无限级分类,左侧工具栏静态化再多的版面也不会影响速度。 大量的使用高性能缓存使得软件在高并发下对数据库的压力降到最低!支持分布式caCHe! 软件经过优秀的用户体验专家和交互设计师指点注重每一个细节的设计! DIV+CSS架构页面,使得更换样式变得异常简单,让网友浏览大数据量网页没有卡住的感觉! 细心的人会发现,我们在浏览器兼容方面所做的努力,社区99%以上的页面是完全兼容IE、friefox、oprea等主流浏览器的!
上传时间: 2013-12-10
上传用户:dongqiangqiang
计算机体系结构实验程序,分别采用FIFO与LRU算法实现caCHe块的更新,功能更新过程中换入换出、命中等分步动态显示。
上传时间: 2013-12-25
上传用户:从此走出阴霾
基于visual dsp++开发环境,针对bf535处理器的硬件单元驱动源码。包括audio,caCHe,fft,fir
上传时间: 2013-12-19
上传用户:helmos
基于visual dsp++开发环境,针对bf537处理器的硬件单元驱动源码。包括ad/da,audio codec,booting,caCHe,can bus
上传时间: 2014-01-02
上传用户:熊少锋
Atmel’s AT91SAM7FP105 is a low pincount FingerChip processor based on the 32-bit ARM RISC processor. It features a on-chip biometric engine performing enrollment verification and identification, an internal record caCHe of up to 25 records and a secure command protocol over USB, SPI, UART. This protocol enables an external host system or processor to control the onchip bioengine functions, manipulate the record caCHe, and securely export record caCHe records for external storage. Together with the FingerChip sensor device AT77C104B, it forms an embedded, secured biometric turnkey solution.
标签: processor FingerChip pincount Atmel
上传时间: 2013-12-26
上传用户:shawvi
使用0.18um 标准 CMOS 的工艺设计,内嵌ASIX CORE(32 位RISC 内核,兼容ARM720T,带8KB 指令数 据caCHe 和全功能MMU),采用冯诺依曼结构
上传时间: 2016-09-07
上传用户:dengzb84
龙芯处理器主要包括三个系列。龙芯1号处理器及其IP系列主要面向嵌入式应用,龙芯2号超标量处理器及其IP系列主要面向桌面应用,龙芯3号多核处理器系列主要面向服务器和高性能机应用。根据应用的需要,其中部分龙芯2号也可以面向部分高端嵌入式应用,部分低端龙芯3号也可以面向部分桌面应用。以后上述三个系列将并行地发展。 龙芯系列处理器通过充分开发指令级并行性、数据级并行性、以及线程级并行性来提高性能。其中龙芯1号系列微处理器实现了带有静态分支预测和阻塞caCHe的单发射的乱序执行流水线;龙芯2号系列微处理器实现了带有动态分支预测和非阻塞caCHe的超标量四发射乱序执行流水线,龙芯2号系列微处理器还使用浮点数据通路复用技术实现了定点的单指令流多数据流指令;下一代的龙芯3号系列微处理器将实现片内多核技术。
上传时间: 2016-10-16
上传用户:xuanjie
The DHRY program performs the dhrystone benchmarks on the 8051. Dhrystone is a general-performance benchmark test originally developed by Reinhold Weicker in 1984. This benchmark is used to measure and compare the performance of different computers or, in this case, the efficiency of the code generated for the same computer by different compilers. The test reports general performance in dhrystones per second. Like most benchmark programs, dhrystone consists of standard code and concentrates on string handling. It uses no floating-point operations. It is heavily influenced by hardware and software design, compiler and linker options, code optimizing, caCHe memory, wait states, and integer data types. The DHRY program is available in different targets: Simulator: Large Model: DHRY example in LARGE model for Simulation Philips 80C51MX: DHRY example in LARGE model for the Philips 80C51MC
标签: general-performanc benchmarks Dhrystone dhrystone
上传时间: 2016-11-30
上传用户:hphh
这是学ARM9和ADS1.2的一个很好的例程,这个例程简单易懂。 这个例程可以用开发板是的LED灯和仿真器来测试硬件的好坏, 还可以caCHe对程序运行速度的影响,测试设置FCLK的频率。
上传时间: 2016-12-16
上传用户:水中浮云
凌阳SPCE3200 系统开发板随机自带源程序。共安排了32个子目录,其中按照SPCE3200实验指导书(上册)中的实验顺序存放了实验程序的源代码,所有项目代码均在S+coreIDE v2.1.2下测试通过。此为第16到第23个试验源代码。试验内容如下: 5.3 实验十六:caCHe 读写实验. 5.4 实验十七:DMA读写实验 5.5 实验十八:SD卡读取实验 SPCE3200教学平台通信模块实验 6.1 实验十九:SPI通信实验 6.2 实验二十:I2C通信实验. 6.3 实验二十一:UART异步串行口通讯实验 6.4 实验二十二:USB DEVICE实验 6.5 实验二十三:USB HOST 实验
上传时间: 2014-12-05
上传用户:thinode