In term project, we will take the baseline JPEG codec in ARM-based platform system as an example to practice the design flow in SoC. We divide the project into three parts, and the goal of each part is described as follow. Part I: Design a baseline JPEG software codec in C/C++ and port it to ARM core,(ARM7TDMI, ARM720T, or ARM922T.) Part II: Make use of virtual prototype to integrate/verify the hardware and software. Part III: Verify your soft IP in target environment.
标签: ARM-based baseline platform project
上传时间: 2017-02-15
上传用户:363186
本文介绍了在进行FPGA设计,特别是SoC设计时,为了保证顺利移植,重新利用原有程序,而应该注意的一些基本问题和方法,本文由xilinx提供,但对所有的FPGA的使用者都有非常好的借鉴意义。
标签: FPGA
上传时间: 2014-01-13
上传用户:黑漆漆
2.4GHz射频收发机、单回路8051MCU以及32kB闪存1、CC2510描述CC2510是强大的2.4GHz单芯片系统,设计用于低功耗及低电压无线通信应用。通过2.4GHz无线电收发机,单周期8051MCU以及32kB闪存的整合,此全集成器件使得开发者设计的完成变得前所未有简单,同时还提供多种多样的应用可能性。这款2.4GHz单芯片系统(SoC)作为低成本器件,包含了业界领先的CC2500 RF收发机、基于8051核心高性能低功耗微控制器、集成的32kB闪存及外设。
上传时间: 2013-12-23
上传用户:宋桃子
有效的改进3-DES算法的执行速度,采用了多级流水线技术,设计了一种高速的硬件结构,使得原来需要48个时钟周期才能完成的运算,现在只需要一个时钟周期就可以完成。另外通过增加输入/输出的控制信号。使得该IP可以方便的集成到SoC中,大大缩短了SoC的设计周期。
上传时间: 2017-04-23
上传用户:
This example sets up the PLL in x10/2 mode, divides SYSCLKOUT by six to reach a 25Mhz HSPCLK (assuming a 30Mhz XCLKIN). The clock divider in the ADC is not used so that the ADC will see the 25Mhz on the HSPCLK. Interrupts are enabled and the EVA is setup to generate a periodic ADC SoC on SEQ1. Two channels are converted, ADCINA3 and ADCINA2.
标签: SYSCLKOUT example divides HSPCLK
上传时间: 2014-01-25
上传用户:ljt101007
本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。
标签: SMBus
上传时间: 2013-11-28
上传用户:xuanchangri
本文讨论半导体产品特征循环及其对产品技术发展的 启示 。分析指出,半导体产品的主特征一直遵循着“通用” 与“专用”交替发展,每十年波动一次,目前正进入以嵌入 式可编程SoC为特征的专用(可称为专用可编程产品,ASPP波动阶段。同时还指出了牧村浪潮与我们提出的“半导体产品特征循环”的共同点与分歧。根据预测,半导体产品将在ASPP发展中,向用户可重构片上系统(U-SoC, User-reconfigurable SoC)方向发展,进入传统硅微电子技术的最后一次通用波动。文中最后分析了可重构计算的发展现状和存在的问题,以及今后的发展方向。
上传时间: 2017-05-27
上传用户:笨小孩
北京航空航天大学出版社 单片机与嵌入式系统 图书介绍 (2007年第2期) 通信地址: 北京市海淀区学院路37号 北京航空航天大学出版社 邮编: 100083 网址: http://www.buaapress.com.cn 发行部业务室: 电话: (010) 82317024 电话传真: (010) 82328026 E-mail: bhpress@263.net --敬 请 投 稿-- 北航出版社诚挚地欢迎各位业界人士和读者,围绕嵌入式系统,包扩单片机、DSP、ARM、SoC、SOPC.FPGA/CPLD,以及嵌入式操作系统及软件开发等各个方面,向我社: • 投稿图书; • 提供图书出版建议和信息; • 推荐图书新作者。 有意投稿及提供意见、建议者,敬请联系: 通信地址: 北京航空航天大学出版社 (邮编:100083) E-mail: bhpress@mesnet.com.cn 联系电话: 010-82317022, 82317035,82317044 传 真: 010-82317022 ---------------------------------------------------------------------------------------------------------------------- ----目 录---- 2006年1月后出版的新书列表-------------------------------------------------------------------------(2) 2006年1月后出版
上传时间: 2014-01-23
上传用户:417313137
北京航空航天大学出版社 单片机与嵌入式系统 图书介绍 (2007年第2期) 通信地址: 北京市海淀区学院路37号 北京航空航天大学出版社 邮编: 100083 网址: http://www.buaapress.com.cn 发行部业务室: 电话: (010) 82317024 电话传真: (010) 82328026 E-mail: bhpress@263.net --敬 请 投 稿-- 北航出版社诚挚地欢迎各位业界人士和读者,围绕嵌入式系统,包扩单片机、DSP、ARM、SoC、SOPC.FPGA/CPLD,以及嵌入式操作系统及软件开发等各个方面,向我社: • 投稿图书; • 提供图书出版建议和信息; • 推荐图书新作者。 有意投稿及提供意见、建议者,敬请联系: 通信地址: 北京航空航天大学出版社 (邮编:100083) E-mail: bhpress@mesnet.com.cn 联系电话: 010-82317022, 82317035,82317044 传 真: 010-82317022 ---------------------------------------------------------------------------------------------------------------------- ----目 录---- 2006年1月后出版的新书列表-------------------------------------------------------------------------(2) 2006年1月后出版
上传时间: 2017-05-30
上传用户:ayfeixiao
包中包括, DW8051完整的Verilog HDL代码 两本手册: DesignWare Library DW8051 MacroCell, Datasheet DesignWare DW8051 MacroCell Databook 三篇51论文: 基于IP 核的PSTN 短消息终端SoC 软硬件协同设计 Embedded TCP/ IP Chip Based on DW8051 Core 以8051为核的SoC中的万年历的设计
标签: DesignWare 8051 Datasheet MacroCell
上传时间: 2013-12-21
上传用户:yyq123456789