《物联网核心技术:从入门到精通》是小编查阅各方面资料后加以梳理后整理出来的电子书。本电子书是关于物联网核心技术的介绍,主要论述了物联网概述、物联网的发展、物联网最新动态、物联网技术及其应用、物联网前景及其挑战以及物联网相关技术资料下载等内容。本电子书的内容由浅入深、充实丰富,希望各位工程师/电子发烧友们通过对本电子书的学习,能真正的做到从入门到精通的境界。 目 录 1 引言 2 物联网概述 3 物联网的发展 3.1新汉着力ARM SoC解决方案开发,迎接物联网时代到来 3.2中国政府全力支持物联网的发展 4 物联网最新动态 4.1全球大学生“操练”物联网 4.2 IPv6正式上线 或突破物联网寻址难题 4.3三大运营商忙布局IPV6 物联网规模将破5000亿 5 物联网技术 5.1怎样架构物联网云平台 5.2 物联网技术核心详解:RFID 5.3 物联网中的电子身份识别简介 5.4 TIA标准成物联网及M2M技术未来的基础 6 物联网的应用 6.1基于物联网技术的高校资产管理系统 6.2物联网技术在我国金融领域的应用解析 6.3基于物联网的厂区路灯模拟控制系统 7 物联网前景与挑战 7.1低端平板“血战到底”,飞思卡尔寻觅物联网蓝海 7.2 中国移动王建宙两会提案:加快物联网商用进程 7.3 iPv6加速普及,物联网商用在即 8 物联网相关资料下载地址 8.1 物联网入门教程_英文版 8.2物联网智能交通拥堵判别算法的研究与实现 8.3物联网(WSN)综合教学_开发系统SLRF-WSN-E综合演示说明
上传时间: 2013-11-10
上传用户:tom_man2008
介绍了一种10M/ 100M 以太网控制器的实现方法,该控制器以FIFO 作为帧缓存,通过程序设计实现10M/ 100M 自适应,设计中采用WS 接口,提高了设计的灵活行,可以实现与其他SoC 的互连[1 ] ,该设计采用VerilogHDL 硬件描述语言编程,基于ISE 开发环境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上实现。关键词:以太网MAC;10M/ 100M; FPGA ;VerilogHDL
上传时间: 2013-10-18
上传用户:liglechongchong
無線感測器已變得越來越普及,短期內其開發和部署數量將急遽增加。而無線通訊技術的突飛猛進,也使得智慧型網路中的無線感測器能夠緊密互連。此外,系統單晶片(SoC)的密度不斷提高,讓各式各樣的多功能、小尺寸無線感測器系統相繼問市。儘管如此,工程師仍面臨一個重大的挑戰:即電源消耗。
上传时间: 2013-10-30
上传用户:wojiaohs
zigbee module ,arm cortex m3 ,SoC
上传时间: 2013-10-13
上传用户:hsfei8
设计了一种片上系统(SoC)复位电路。该电路能对外部输入信号进行同步化处理以抑制亚稳态,采用多级D触发器进行滤波提升抗干扰能力,并且控制产生系统所需的复位时序以满足软硬件协同设计需求。同时,完成了可测性设计(DFT)。基于Xilinx spartan-6 FPGA进行了验证。结果表明该电路可以抑制90 ?滋s以下的外部干扰信号,并能正确产生系统所需的复位信号。
上传时间: 2014-12-29
上传用户:guojin_0704
本文从数字音频压缩技术和VLSI 技术近些年的发展介绍出发,强调了数字音频压缩技术的发展离不开VLSI 设计,同时也促进VLSI的发展。这才使得现在音频的压缩率越来越高的同时,音乐的质量也得到了很大的提升,而本文就主要介绍了一种压缩率非常高的最新音频格式:AAC 的音频解码器在FPGA 上的设计以及实现。
上传时间: 2013-10-26
上传用户:邶刖
高通(Qualcomm)不只是一家在移动SoC芯片和3G通信技术上造诣颇深的公司,而且是一家拥有移动GPU自主设计能力和生产能力的公司。移动GPU是SoC芯片的一部分,与ARM架构的通用处理器(CPU)一起构成SoC芯片体现应用性能的两个重要部分。
上传时间: 2013-11-17
上传用户:三人用菜
与传统电脑结构类似,决定SoC芯片性能的两个重要组成单元分别是通用处理核心(CPU)和图形处理核心(GPU)。通用处理核心(CPU)的大东家就是我们熟知的ARM公司。图形处理核心(GPU)的设计授权公司有ARM公司、英国Imagination公司和美国高通公司
上传时间: 2013-11-06
上传用户:netwolf
本文提出了JN5121 在无线医疗监护中的应用构架,首先描述了基于WPAN 的无线医疗监护构架,区别于远程无线医疗监护方式,关注的重点在小范围内的无线传输方式。然后介绍了基于JN5121 无线模块的传感器节点的设计,采用集MCU 和RF 的SoC 芯片JN5121 满足现代生物医学传感器的发展方向,最后简单介绍了JN5121 的程序设计的基本框架。
上传时间: 2013-11-20
上传用户:ouyang426
ARM核心是主控SoC中的重要部分,系统的日常应用都由ARM核心来完成,因此ARM核心的效能很大程度上跟用户体验有关。ARM公司一般用DMIPS/MHz来标称ARM核心的性能。DMIPS是Dhrystone Million Instructions executed Per Second的缩写,反映核心的整数计算能力。但Dhrystone算法代码本身比较叫,可以完全放到Cache中执行,因此反映的只是核心能力,并不能反映缓存、内存I/O性能。
上传时间: 2013-10-16
上传用户:devin_zhong