虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SRAM-ip-CORE

  • 这是一个连通OPB和Wishbone Bus的Bridge, 能够让OPB与开源的Wishbone Bus连接通信

    这是一个连通OPB和Wishbone Bus的Bridge, 能够让OPB与开源的Wishbone Bus连接通信, 从而使用基于Wishbone的许多开源IP Core

    标签: Wishbone OPB Bus Bridge

    上传时间: 2016-05-30

    上传用户:woshini123456

  • [UsbKbd.rar] - usbkbd,用wdm编写的usb和键盘的驱动示例 [USB2.0_USB_driver.rar] - 学习USB2.0驱动程序设计源码

    [UsbKbd.rar] - usbkbd,用wdm编写的usb和键盘的驱动示例 [USB2.0_USB_driver.rar] - 学习USB2.0驱动程序设计源码,包括Windows DDK Driver驱动的详细设计,U盘,MP3的程序设计例子 [mc8051_design.zip] - MC8051 IP CoreOregano Systems 8-bit Microcontroller IP-Core此公司提供的8051

    标签: USB_driver USB 2.0

    上传时间: 2013-12-29

    上传用户:xauthu

  • 内有一PCI 主 和PCI从

    内有一PCI 主 和PCI从,PCI TARGET 都是公开代码的,是工程文件,有仿真工程,使用说明。觉得好的就推荐一下。 本PCI_HOST目前支持: 1、 对目标PCI_T进行配置; 2、 对目标进行单周期读写; 3、 可以工作在33MHZ和66MHZ 4、 支持目标跟不上时插入最长10时钟的等待。 ALTERA的PCI竟然收费的!!!软件里面调试仿真了半天,终于调通了,到了下载就突然弹出窗口说包含了有限制的IP CORE,是限制使用的

    标签: PCI

    上传时间: 2013-12-04

    上传用户:电子世界

  • xilinx BlockRAM 级联

    xilinx BlockRAM 级联,利用Xilinx原语(非IP Core),更大灵活性

    标签: BlockRAM xilinx 级联

    上传时间: 2013-12-17

    上传用户:zxc23456789

  • Here an embedded System-on-Chip is build, in an Xilinx Spartan-3 FPGA with Microblaze as the process

    Here an embedded System-on-Chip is build, in an Xilinx Spartan-3 FPGA with Microblaze as the processor.A PLB core System is made with the VGA IP core attached to it. The software written for the MicroBlaze processor specifies the object, the color and the movement of the display. The functionality of the module is verified by implementation on Spartan 3.

    标签: System-on-Chip Microblaze embedded Spartan

    上传时间: 2013-12-20

    上传用户:上善若水

  • DDR3_FIFO代码及设计文档

    DDR3_FIFO代码及设计文档将DDR3封装成fifo,使用MIG ip core进行DDR3的读写操作,外部看是一个fifo接口,内部使用ip core,有详细的设计文档和代码能有查看。本代码在VIVADO平台上仿真并进行测试。

    标签: ddr3 fifo

    上传时间: 2022-06-09

    上传用户:yui0900826

  • FPGA与PC间基于PCIe和千兆以太网的通信设计

    1.深入研究PCIe和千兆以太网,了解PCIe和千兆以太网的技术优势,具体分析PCle和千兆以太网的传输协议,详细说明PCleTLP数据包格式和以太网标2.完成PCIe DMA数据传输系统设计。设计方案主要包括两大部分,分别是FPGA端Verilog逻辑模块开发以及PC端的驱动和C应用程序开发。FPGA端基于PCle IP Core完成了发送接收引擎模块、寄存器读写控制模块和FIFO读写控制模块的设计。定义了相应模块的接口,并分析了数据传输的时序。PC端采用WinDriver进行PCle的驱动开发,并根据WinDriver提供的驱动API函数完成C应用程序的设计。3.完成千兆以太网数据传输系统设计。设计方案也主要包括两大部分,分别是FPGA端Verilog逻辑模块开发以及PC端Winpcap应用程序开发。FPGA端基于嵌入式三态以太网MACIPCore,设计了发送接收引擎模块、FIFO读写控制模块和物理接口模块。定义了相应模块的接口,并分析了数据传输经过Locallink接口和Client用户接口上的传输时序。PC端采用Winpcap提供的网络编程完成了C应用程序的设计,实现了捕获FPGA端发送的数据包以及发送原始数据包至FPGA端的功能。4.PCIe DMA数据传输系统和千兆以太网数据传输系统在Xilinx ML507开发板上进行了性能测试。记录FPGA与PC间进行读写测试的结果,验证这两个系统的可用性和稳定性,最后分析了影响系统传输速率的原因以及系统目前仍存在的不足。

    标签: fpga pc pcie 以太网 通信

    上传时间: 2022-07-11

    上传用户:xsr1983

  • 毕业设计(论文)通信系统基带数据资料

    正交频分复用(OFDM,Orthogonal Frequency Division Multiplexing)是当前一种非常热门的通信技术。它即可以被看作是一种调制技术,也可以被看作是一种复用技术。由于它具有抗多径衰落和频谱利用率高的特点,因此被广泛应用于高速数字通信领域,比如应用于IEEE 802.11a无线局域网(WLAN)的物理层等等。我的毕业设计的核心任务是:采用FPGA来实现一个基于OFDM技术的通信系统中的基带数据处理部分,即调制解调器。其中发射部分的调制器包括:信道编码(Reed-Solomon编码),交织,星座映射,FFT和插入循环前缀等模块。我另外制作了相应的解调器,可以实现上述功能的逆变换。另外,我还对OFDM技术,IEEE 802.11a的标准文献,基于Simulink的OFDM模型和仿真,ALTERA公司的技术和IP Core的使用等方面进行了研究。这些在文章中都有体现。

    标签: 毕业设计 论文 通信系统

    上传时间: 2022-07-29

    上传用户:ddk

  • 关于altera的SRAM的读写控制IP代码

    关于altera的SRAM的读写控制IP代码,有兴趣的朋友可以下去

    标签: altera SRAM 读写 控制

    上传时间: 2016-05-12

    上传用户:xaijhqx

  • 一个SRAM控制器的IP核

    一个SRAM控制器的IP核,很不错,有兴趣的朋友可以下去

    标签: SRAM IP核 控制器

    上传时间: 2014-12-20

    上传用户:ddddddos