虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

IIR数字滤波器

“递归滤波器”。递归滤波器,也就是IIR数字滤波器,顾名思义,具有反馈。
  • 《数字信号全相位谱分析与滤波技术》

    《数字信号全相位谱分析与滤波技术》系统地介绍了一种新的信号处理方法——全相位数字信号处理方法(此方法非常适合对间断信号进行处理),并且利用这种新方法对数字信号处理学科的两个最基本的问题——谱分析和数字滤波问题进行了深入研究。《数字信号全相位谱分析与滤波技术》涉及的内容包括全相位数字数据预处理、全相位FFT频谱分析原理及其应用、DFT域全相位数字滤波器性能分析、高性能全相位滤波器设计、全相位滤波器组、全相位滤波器族、二维全相位内插滤波器设计、立体数字信息的压缩与重构等。《数字信号全相位谱分析与滤波技术》在应用基础理论方面有一定的独特见解,并开发了不少性能优良的新型算法,因而其研究成果有望应用于通信、雷达、图像处理、自动控制、生物医学、故障检测、仪器仪表等工程技术领域。   《数字信号全相位谱分析与滤波技术》的研究成果全部为作者原创,适合作为研究生的参考资料,也适合高年级本科生阅读,并可作为相关领域的研究人员的参考用书。

    标签: 数字信号 全相位谱分析 滤波

    上传时间: 2022-05-23

    上传用户:1208020161

  • VIP专区-嵌入式/单片机编程源码精选合集系列(98)

    VIP专区-嵌入式/单片机编程源码精选合集系列(98)资源包含以下内容:1. 远峰制作的JTAG下载线原理图.2. 这是一个C8051F340的SPI接口驱动AT45DB161D的源码.3. 基于嵌入式实时操作系统UC/OS—Ⅱ的网络控制系统通讯接口设计!.4. 白塞尔大地主题解算法:提供白塞尔大地主题解算法正反算功能。.5. 电阻检测仪器阻值分配程序.6. 基于双线性变换法的IIR滤波器范例 该滤波器为低通原型 可根据需要自行转换成高通 带通 以及重叠累加和重叠保留的例子.7. labview 虚拟与智能仪器 课件ppt类型.8. 电子电路接口定义资料荟萃 电脑周边接口定义.9. 经典的西门子PLC的PPT教程.10. TI最新DSP28335的例子.11. TI最新DSP28335的例子.12. 本文讲解CIC数字滤波器的设计,对设计者有很大的帮助.13. PIC单片机开发的电磁炉程序.调试成功.都生产过了..14. T103的开发程序 能兼容很多屏 可根据需要修改定义.15. 角度传感器KMZ241andUZZ9000和fas-g.16. W3100A网络调试程序,可进行数据传输.17. Wiznet公司推出的带有PPPoE功能的网络芯片W3150A.18. 附件采用EM4095 读头IC来读取Atmel的Tag芯片T5557.19. splitter 好教材要珍惜 嵌入式系统设计.20. 关于MATLAB_GUI的详细逐步介绍,帮助你从入门到精通!.21. 这是ADS8364同步采集器件的使用方面的指导性文件.22. 这是SD卡座的外形尺寸的图纸.23. 这是篇介绍电池监测芯片DS2438的文章.24. FM1702/rc500驱动代码 at89c55wd,汇编语言.25. T118点7寸模拟屏程序.26. 这可是一个重量级工具.27. minigui 源代码.28. 《DSP原理及应用》电子教案.29. 嵌入式C_C++语言精华文章集锦.30. Q2403A封装库.31. 采用驱动嵌入参数间断渐变的控制方法 , 有效实施混沌系统时空行为的追踪控制研究. 数值研究结果表明,驱动信号强度的调谐诱发混沌系统运动行为的序列演变特征. 获得了受控时空混沌的各类数值模拟结果..32. l602的读写.33. 关于电流互感器的设计的文章.34. 5002的51CPU test test test.35. electric bicycle controller procedures used ADDA.36. IC16F72-electric bicycle controller procedures used PIC16F72.37. PIC16F72-electric bicycle controller procedures used PIC16F72.38. 基于 MAXII的CPLD对电机的操作.39. 基于 MAXII 的CPLD 对mobil dram 的读写操作.40. 基于 MAXII CPLD的对Compact_Flash的读写.

    标签: Bluetooth RF测试 无线

    上传时间: 2013-04-15

    上传用户:eeworm

  • 电涡流式电缆偏心检测技术的研究.rar

    电缆偏心严重影响电缆的质量,因此在电缆生产时必须要进行偏心检测。该文针对目前我国电缆偏心检测技术落后的现状,提出采用电涡流检测方法来研制可以对电缆进行在线实时偏心检测的自动化系统,并对此项检测技术进行了详细研究。 该文先从偏心传感器、数据采集器和上位机系统三大部分对电涡流式电缆偏心检测系统进行了整体设计。完成了偏心传感器探头的设计并解决了偏心传感器振荡电路的电源供应问题和信号从旋转部件到静止部件的传输问题。以TLC2543A/D转换器和AT89C52单片机为核心器件设计了数据采集器,完成模拟信号到数字信号的转换,并通过RS-232串行通讯把采样数据传输给PC机。利用VisualBasic语言开发了软件系统,对接收的数据进行了处理并对结果进行了输出显示。 为了提高检测系统的精度,系统中采用了模拟滤波器和数字滤波器。根据检测系统中信号的特点,分别确定了模拟滤波器和数字滤波器的性能指标,设计了抗混叠的3阶巴特沃思模拟滤波器和5阶椭圆型ⅡR低通数字滤波器,并采用适当的方法进行了实现。在静态的电缆偏心检测实验系统中对滤波器的性能进行了验证。 偏心传感器是检测系统中的关键部件,它的性能至关重要。该文通过构造的静态实验系统对偏心传感器的性能进行了研究,分析了被测电缆线芯直径、检测线圈的匝数和检测探头的尺寸对偏心传感器性能的影响。

    标签: 电涡流 检测技术 电缆

    上传时间: 2013-06-19

    上传用户:yt1993410

  • 基于DSP的自适应噪声抵消器设计.rar

    本文的目的在于设计一个自适应噪音抵消系统,使其能消除含噪语音信号中的背景噪音,达到提高语音信号质量的目的.主要工作分为两大部分.本文在第一部分介绍了自适应数字滤波器的基本理论思想,具体阐述了自适应噪声抵消系统基本原理,并对自适应噪声抵消系统的指标、抵消性能进行了计算分析.自适应滤波器的算法是整个系统的核心,在第一部分中,对两种最基本的自适应算法,进行了详细的介绍和分析,并针对两种算法的优缺点进行了详细的比较.这一部分中最关键的是对设计的噪声抵消系统进行计算机仿真,验证系统设计的合理性和算法的正确性.通过对自适应噪声抵消器的MATLAB仿真及对仿真图形的分析,验证了系统设计和自适应算法的可行性.第二部分主要完成自适应噪声抵消系统的硬件设计和软件编程.在第一部分计算机仿真分析的基础上,利用高速信号处理芯片DSP(TMS320LF2407)设计了一个噪声干扰抵消系统,在高速信号处理芯片(TMS320LF2407)上开发实现了自适应LMS算法.

    标签: DSP

    上传时间: 2013-06-28

    上传用户:zklh8989

  • 基于FPGA的浮点运算器设计.rar

    随着电子工业应用领域需求的增长,要实现复杂程度较高的数字电子系统,对数据处理能力提出越来越高的要求。定点运算已经很难满足高性能数字系统的需要,而浮点数相对于定点数,具有表述范围宽,有效精度高等优点,在航空航天、遥感、机器人技术以及涉及指数运算和信号处理等领域有着广泛的应用。对浮点运算的要求主要体现在两个方面:一是速度,即如何快速有效的完成浮点运算;二是精度,即浮点运算能够提供多少位的有效数字。 计算机性价比的提高以及可编程逻辑器件的出现,对传统的数字电子系统设计方法进行了变革。FPGA(Field Programmable Gate Array,现场可编程门阵列)让设计师通过设计芯片来实现电子系统的功能,将传统的固件选用及电路板设计工作放在芯片设计中进行。FPGA可以完成极其复杂的时序与组合逻辑电路功能,适用于高速、高密度,如运算器、数字滤波器、二维卷积器等具有复杂算法的逻辑单元和信号处理单元的逻辑设计领域。 鉴于FPGA技术的特点和浮点运算的广泛应用,本文基于FPGA将浮点运算结合实际应用设计一个触摸式浮点计算器,主要目的是通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能。 (1)给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程; (2)通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能; (3)在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证了基于FPGA的浮点运算。

    标签: FPGA 浮点运算器

    上传时间: 2013-04-24

    上传用户:咔乐坞

  • 基于FPGA的可调参数FIR滤波系统.rar

    现代电子系统中,FIR数字滤波器作为数字信号处理技术的重要组成部分,以其良好的线性特性在许多领域内被广泛的应用。在工程实践中,往往要求信号处理具有实时性和灵活性,而已有的一些软件和硬件实现方式则难以同时达到这两方面的要求。 随着可编程逻辑器件和EDA技术的发展,越来越多的人开始应用FPGA实现FIR滤波器,既保证了信号处理的实时性,又可兼顾灵活性的要求。但是普遍存在的问题是不能根据被滤波信号特点动态调整滤波器的滤波系数,只能完成单一特性的滤波工作。 本文将FPGA的快速性和计算机的灵活性通过USB2.0总线有机地结合起来,设计了一个基于FPGA的可调参数FIR滤波系统。此系统由计算机根据各种滤波器指标计算出滤波参数,通过USB2.0对FPGA芯片内部的FIR多阶滤波器进行参数配置,实现数字滤波器参数可调;配置后的FPGA滤波单元完成对A/D采集的信号进行滤波运算,滤波后的数据经过缓存后通过USB2.0总线传输至计算机进行显示、分析和储存等进一步处理。在系统中采用有限状态机对FPGA参数配置模式和滤波模式进行切换,保证了系统的有序运行。 本文通过性能测试和应用实例对系统进行验证。实验证明:该基于FPGA的可调参数FIR滤波系统参数配置方便,可以根据实际需要动态调整滤波参数,并且滤波效果良好,可有效滤除噪声信号。

    标签: FPGA FIR 参数

    上传时间: 2013-07-26

    上传用户:KSLYZ

  • 基于软件无线电的16QAM调制解调器设计与FPGA实现.rar

    本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。

    标签: FPGA QAM 16

    上传时间: 2013-07-10

    上传用户:kennyplds

  • 基于FPGA的音频处理器的设计与实现

    本文分析了数字音频处理技术中数字滤波器的各种传统实现算法,尤其是研究了FIR数字滤波器的实现算法,在分析了数字滤波器的传统算法的基础上,针对家用和便携式音频处理系统,提供一种基于FPGA的音频处理器的实现方案,以适应便携式和家用设备对处理器体积和功耗小的发展要求.该方案对实现N阶FIR数字滤波器的传统算法进行了改良,将滤波器的系数用浮点数表示法来表示,使得原本至少需要一个乘法器和一个加法器来实现滤波功能,现在仅需要若干次加法和移位运算就可以实现,很大程度降低了设计的复杂度和系统功耗,也减少了芯片的面积.同时采用硬件描述语言VHDL实现了音频处理器各个模块的设计.

    标签: FPGA 音频处理器

    上传时间: 2013-06-02

    上传用户:cknck

  • FPGA在雷达信号处理中的设计与应用

      本文首先介绍了利用FPGA设计数字电路系统的流程和雷达数字信号处理的主要内容。  在第二章中主要阐述了FIR数字滤波器的窗函数设计方法,并应用FIR滤波器设计数字动目标显示和数字动目标检测系统;脉冲压缩处理是现代雷达信号处理的一个重要组成部分,线性调频信号和二相巴克码的脉冲压缩处理方法在第三章做了重点描述。  Cyclone系列芯片是高性价比,基于1.5V、0.13um采用铜制层的SRAM工艺。它是第一种支持配置数据解压的FPGA芯片。论文设计的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片设计设计SD转换器,在QuartusⅡ4.0下采用VHDL语言和逻辑电路图结合的设计方法,经过仿真并最终实现了硬件设计。  设计结果表明电路性能可靠,SD转换的精度较高,完全满足设计的要求。

    标签: FPGA 雷达信号处理 中的设计

    上传时间: 2013-06-26

    上传用户:华华123

  • 基于FPGA的DMBT信道调制的设计研究

    随着科技的发展和社会的进步,数字电视已逐渐成为现代电视的主流。利用今年是奥运年的契机,研究和推广数字电视广播具有重大的意义。2006年8月底我国出台的数字多媒体/电视广播(DMB-T)标准,确立了中国自己的技术标准。以此来发展拥有自主知识产权的数字电视事业,不仅可以满足广大人民群众日益增长的物质、文化要求,还可以带动相关产业快速发展。 本课题在深入研究DMB-T国家标准的基础上,首先对系统的调制系统进行了设计规划,然后对信道调制的星座映射、系统信息插入、帧体数据处理、PN序列插入的帧形成模块和成形滤波模块进行了设计和仿真,并验证了其正确性。 3780个子载波的时域同步正交多载波技术(TDS-OFDM)是DMB-T调制系统的关键技术之一。由于载波数不是2的整数次幂,考虑到实现的有效性,不能采用现已成熟的基-2或基-4的快速傅立叶变换(FFT)算法。针对调制系统中特有的3780点IFFT,课题深入分析和比较了Cooley-Tukey、Winograd和素因子三种离散快速傅立叶变换算法的特点和性能,综合利用了三种算法优势,考虑了算法的复杂度、运算的速度、资源的消耗,设计出一种新的算法,进行了Matlab验证和基于FPGA(现场可编程门阵列)的仿真。分析表明,该算法所需的加法、乘法次数已很逼近4096点FFT算法。 DMB-T发射端的基带成形滤波采用了平方根升余弦滚降滤波,由于其0.05的滚降系数在实现中比较苛刻,所以是设计的难点之一。本课题利用Matlab工具采用了等纹波最优滤波的方法设计了169阶数字滤波器,其阻带衰减达到了46.9dB,完全符合标准的要求;利用四倍插值的方法实现了I、Q合路的该滤波器的FPGA设计,并进行了设计优化,显著降低了滤波器的运算量,大大节约了实现该滤波器所需的乘法器资源。

    标签: FPGA DMBT 信道 调制

    上传时间: 2013-06-28

    上传用户:camelcamel690