虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

IIR数字滤波器

“递归滤波器”。递归滤波器,也就是IIR数字滤波器,顾名思义,具有反馈。
  • 书名:《DSP芯片的原理与开发应用(第2版)》 作者:张雄伟 曹铁勇 页数:306页 开本:16开 字数:480千字 出版日期:2000年9月 书号:7-5053-6127-9 内容简介

    书名:《DSP芯片的原理与开发应用(第2版)》 作者:张雄伟 曹铁勇 页数:306页 开本:16开 字数:480千字 出版日期:2000年9月 书号:7-5053-6127-9 内容简介:可编程 DSP芯片是一种应用非常广泛的微处理器。本书全面系统地介绍了DSP芯片的基本原理、开发和应用。首先,介绍了目前广泛使用的DSP 芯片的基本结构和特征,定点和浮点DSP处理中的一些关键问题。然后,对用C 语言和MATLAB 语言进行DSP算法的模拟进行了介绍。接着,以目前应用最广的TI DSP芯片为例,介绍了定点和浮点DSP芯片的软硬件设计方法,DSP芯片的C语言和汇编语言的开发方法以及DSP芯片的开发工具及使用,并以三个应用系统的设计为例,介绍了定点和浮点DSP芯片的开发过程。最后,介绍了数字滤波器和FFT等常用数字信号处理算法的DSP实现。 本书旨在使读者在了解DSP芯片基本原理的基础上,能较快地掌握DSP芯片的系统设计和软硬件开发方法。

    标签: 2000 5053 6127 DSP

    上传时间: 2014-01-03

    上传用户:变形金刚

  • IA4420 工作在315/433/868/915MHz 频段(IA4421 工作在433/868/915MHz 频段); 2. 低电压工作

    IA4420 工作在315/433/868/915MHz 频段(IA4421 工作在433/868/915MHz 频段); 2. 低电压工作,工作电压2.2V~5.4V; 3. 低功耗模式,待机电流0.3uA; 4. 调制模式FSK,并具备高度集成的PLL; 5. 低发射功率、高接收灵敏度设计,发射功率5~10 dbm 可调,接收灵敏度-109 dbm; 6. 内置时钟输出,可省掉MCU 的晶振; 7. 传输数据率高,数字信号可达115.2 kbit/s,模拟信号可达256 kbit/s; 8. 发射频偏与接收带宽可调; 9. 内部有数字滤波器,并可以根据要求选择不同的方式; 10. SPI 的控制接口,方便使用; 11. 接收时有数据同步码识别器,系统检测同步码后将后面的数据输出; 12. 有16 位的收发缓存器,用来缓存接收到或要发送的数据(接收数据有两种方式,用户可以按需选择); 13. 有低电压检测器,从2.2-5.4V 可调; 14. 有定时唤醒功能,定时时间可达几天; 15. 天线的兼容性强,有天线自动调节功能,并可采用PCB 或外置天线; 16. 工作温度范围-40~85,储存温度范围-55~125℃; 17. 采用微小TSSOP16 封装。

    标签: 433 868 915 MHz

    上传时间: 2014-10-30

    上传用户:aa17807091

  • 在信息信号处理过程中

    在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。

    标签: 信号处理 过程

    上传时间: 2014-01-21

    上传用户:ruan2570406

  • Geddes,肤色分割

    Geddes,肤色分割,数字滤波器,Otsu-最大类间方差,非线性映射所产生的混沌序列

    标签: Geddes 肤色 分割

    上传时间: 2013-12-17

    上传用户:rishian

  • 这片是写的数据信号处理可查那个设计的报告

    这片是写的数据信号处理可查那个设计的报告,报告包括卷积演示程序、演示采样定理、模拟滤波器设计演示—从模拟低通滤波器到模拟高通、带通、带阻的幅度 特性对比演示、切比雪夫I型低通滤波器、利用凯塞窗设计高通滤波器、使用双线性变换法设计巴特沃斯低通数字滤波器 这几个部分..........用matlab实现

    标签: 数据 信号处理 报告

    上传时间: 2015-11-12

    上传用户:1583060504

  • 用 labview编的关于FFT

    用 labview编的关于FFT,离散卷积和,数字滤波器的设计的程序代码

    标签: labview

    上传时间: 2016-03-15

    上传用户:netwolf

  • 在信息信号处理过程中

    在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或verilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求

    标签: 信号处理 过程

    上传时间: 2016-04-15

    上传用户:gut1234567

  • 在一维信号中

    在一维信号中,用来抑制噪声干扰并保留有用信号,或者对有用信号进行各种变换的数字滤波器有着广泛的应用,在2维中同样的重要,这里面的源代码就是MATLAB经典的线性滤波技术

    标签: 信号

    上传时间: 2014-01-22

    上传用户:asdfasdfd

  • 主要介绍TI公司DSP芯片硬、软件的应用与开发。对硬件不仅深入地介绍TMS320C3X和TMS320C6000两个系列的芯片

    主要介绍TI公司DSP芯片硬、软件的应用与开发。对硬件不仅深入地介绍TMS320C3X和TMS320C6000两个系列的芯片,也详细地介绍了它们的各种外围芯片及其外围的扩展:存储器扩展;PCI及USB扩展、A/D与D/A扩展、数字I/O扩展及多DSP之间的通信,还给出了丰富的设计实例。在软件方面,对DSP系统的开发工具、COFF文件格式、用汇编语言和C语言进行DSP开发等做了详细介绍。最后给出了DSP的数字滤波器及FFT设计的实例。本书内容丰富、新颖,实用性强,适合从事数字信号处理(DSP)的科技人员和高校师生阅读。

    标签: 320C 320 TMS C6000

    上传时间: 2014-09-08

    上传用户:saharawalker

  • CS1150中文用户手册:CS1150是低功耗模数转换芯片。有效分辨率17位

    CS1150中文用户手册:CS1150是低功耗模数转换芯片。有效分辨率17位,输出24位 数据。工作电压2.7V~5.5V、集成50Hz、60Hz陷波、128倍增益放大器、参考电压为 0.1V~5V、集成SPI接口。可以广泛使用在工业控制、量重、液体/气体化学分析、 血液分析、智能发送器、便携测量仪器领域。 目 录: 1 CS1150功能说明. 1.1 CS1150主要功能特性. 1.2 应用场合. 1.3 功能描述. 2 芯片绝对最大极限值. 2.1 CS1150数字逻辑特性. 2.2 CS1150的管脚和封装. 2.3 CS1150时序. 3 CS1150功能模块描述. 3.1.可选增益放大器. 3.2.调制器. 3.3 外接参考电压. 3.4 时钟单元. 3.5 数字滤波器. 3.6 串行总线接口. 3.6.1 片选信号. 3.6.2 串行时钟. 3.6.3 数据输入输出. 4 CS1150的封装. 图 清 单: 图1 CS1150原理框图、特性说明. 图2 CS1150管脚图. 图3 CS1150时序图. 图4 外部晶振连接图. 表 清 单: 表1 CS1150极限值. 表2 CS1150数字逻辑特性. 表3 CS1150管脚描述. 表4 AVDD=5V时CS1150电气特性. 表5 CS1150时序表. 表6 调制器采样频率表.

    标签: 1150 CS 用户手册 低功耗

    上传时间: 2016-08-28

    上传用户:linlin