虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

BCH 编码器 verilog

  • Alps产品样本 开关,编码器,可变电阻器,连接器 ++

    Alps产品样本 开关,编码器,可变电阻器,连接器 ++

    标签: Alps 样本 开关 可变电阻器

    上传时间: 2013-06-28

    上传用户:eeworm

  • 译码器,编码器,数据选择器,电子开关,电源分册

    译码器,编码器,数据选择器,电子开关,电源分册

    标签: 译码器 编码器 数据选择器

    上传时间: 2013-06-11

    上传用户:eeworm

  • Alps产品样本-开关,编码器,可变电阻器,连接器-++-131M.rar

    专辑类----元器件样本专辑 Alps产品样本-开关,编码器,可变电阻器,连接器-++-131M.rar

    标签: Alps 131 样本

    上传时间: 2013-06-08

    上传用户:nunnzhy

  • 现代集成电路实用手册-译码器-编码器-数据选择器-电子开关-电源分册-258页-5.5M.pdf

    专辑类-器件数据手册专辑-120册-2.15G 现代集成电路实用手册-译码器-编码器-数据选择器-电子开关-电源分册-258页-5.5M.pdf

    标签: 258 5.5 集成电路

    上传时间: 2013-04-24

    上传用户:zxh1986123

  • Alps产品样本-开关-编码器-可变电阻器-连接器-++-252M.zip

    专辑类-元器件样本专辑-116册-3.03G Alps产品样本-开关-编码器-可变电阻器-连接器-++-252M.zip

    标签: Alps 252 zip 样本

    上传时间: 2013-04-24

    上传用户:bpbao2016

  • 高可靠性增量式光电编码器接口电路设计.zip

    针对目前增量式光电编码器辨向计数电路脉冲或抖动干扰抑制能力差的问题,提出了一种基于有限状态机的编码器接口电路设计方案,并给出了硬件实

    标签: zip 可靠性 光电编码器 增量式

    上传时间: 2013-05-21

    上传用户:michael52

  • 编码器资料(全)

    较详细的增量式和绝对式编码器资料。开发前期很有用。

    标签: 编码器

    上传时间: 2013-06-13

    上传用户:dang2959809956

  • 基于FPGA的视频编码器设计

    ISO和ITU-T制定的一系列视频编码国际标准的推出,开创了视频通信和存储应用的新纪元。从H.261视频编码建议,到H.262/3、MPEG-1/2/4等都有一个共同的不断追求的目标,即在尽可能低的码率(或存储容量)下获得尽可能好的图像质量。 本课题的研究建立在目前主流的压缩算法的基础上,综合出各种标准中实现途径的共性和优势,将算法的主体移植于FPGA(FieldProgrammableGateArray)平台上。凭借该种类嵌入式系统配置灵活、资源丰富的特点,建立一个可重构的内核处理模块。进一步的完善算法(运算速度、精度)和外围系统后,就可作为专用视频压缩编码器进行门级电路设计的原型,构建一个片上可编程的独立系统。 编码器设计有良好的应用前景,通过使用离散余弦变换和熵编码,对运动图像从空间上进行压缩编码,使得编码后的数据流适合于传输、通信、存储和编辑等方面的要求。同时,系统的设计将解码的工作量大幅度降低,功能模块在作适当的改动后可为解码器的参考设计使用。 研究所涉及的各功能模块都进行了系统性的仿真和综合,满足工程样机的前期研发需要。

    标签: FPGA 视频编码器

    上传时间: 2013-04-24

    上传用户:xiangwuy

  • 基于FPGA的DAB信道编码器输入接口的设计与实现

    电台广播在我们的社会生活中占有重要的地位。随着我国广播事业的发展,对我国广播业开发技术、信号的传输质量和速度提出了更高更新的要求,促使广播科研人员不断更新现有技术,以满足人民群众日益增长的需求。 本论文主要分析了现行广播发射台的数字广播激励器输入接口的不足之处,根据欧洲ETS300799标准,实现了一种激励器输入接口的解决方案,这种方案将复接器送来的ETI(NA,G704)格式的码流转换成符合ETS300799标准ETI(NI)的标准码流,并送往后面的信道编码器。ETI(NA,G704)格式与现行的ETI(NI,G703)格式相比,主要加入了交织和RS纠错编码,使得信号抗干扰能力大大加强,提高了节目从演播室到发射台的传输质量,特别是实时直播节目要求信号质量比较好时具有更大的作用。 本论文利用校验位为奇数个的RS码,对可检不可纠的错误发出报警信号,通过其它方法替代原有信号,对音质影响不大,节省了纠正这个错误的资源和开发成本。 同时,我们采用FPGA硬件开发平台和VHDL硬件描述语言编写代码实现硬件功能,而不采用专用芯片实现功能,使得修改电路和升级变得异常方便,大大提高了开发产品的效率,降低了成本。 经过软件仿真和硬件验证,本系统已经基本实现了预想的功能,扩展性较好,硬件资源开销较小,具有实用价值。

    标签: FPGA DAB 信道 编码器

    上传时间: 2013-07-15

    上传用户:afeiafei309

  • LDPC码编码器FPGA实现研究

    LDPC(低密度奇偶校验码)编码是提高通信质量和数据传输速率的关键技术。LDPC码应用于实际通信系统是本课题的研究重点。实际通信要求在LDPC码长尽量短、码率尽量高及硬件可实现的前提下,结合连续相位MSK调制,满足归一化信噪比SNR=2dB时,系统误码率低于10-4。根据课题背景,本文主要研究基于FPGA的LDPC编码器设计与实现。 LDPC码的编码复杂度往往与其帧长的平方成正比,编码复杂度大,成为编码硬件实现的一个障碍;论文针对实际系统的预期指标,通过对多种矩阵构造算法的预选方案及影响LDPC码性能参数仿真分析,基于1/2码率,1024和2048两种帧长,设计了三种编码器的备选方案,分别为直接下三角编码器,串行准循环编码器和二阶准循环编码器。 对于每种编码器,分别设计了其整体结构,并对每种编码器的功能模块进行深入研究,设计完成后利用第3方软件MODELSIM对编码器进行了时序仿真;根据时序仿真结果和综合报告对三种编码方案进行比较,最终选择串行准循环编码器作为硬件实现的编码方案。 最后,在FPGA中硬件实现了串行准循环编码器并对其进行测试,利用MATLAB仿真程序和串口通信工具最终验证了这种编码器的正确性和硬件可实现性。

    标签: LDPC FPGA 编码器 实现研究

    上传时间: 2013-08-02

    上传用户:林鱼2016