VIP专区-嵌入式/单片机编程源码精选合集系列(115)资源包含以下内容:1. 《ALTERA FPGA/CPLD高级篇》高速DDR存储器数据接口设计实例.2. 《ALTERA FPGACPLD高级篇》高速串行差分接口(HSDI)设计实例.3. 一个运行在PDA上的线程程序.4. 《ALTERA FPGACPLD高级篇》LogicLock设计实例.5. 595实现渐变程序.6. 我的8个LED渐变的程序欢迎广大用户下载.7. dmx512灯光控制协义,欢迎广大用户下载.8. 学习嵌入式 mmu 代码 感觉不错 发给大家分享一下了 希望大家喜欢 不错的.9. dmx512接收程序.10. 数控开关电源程序+PROTEUS.11. 刚刚传错了.12. 串口32位点阵程序.13. s3c2410 测试程序的原理图.14. s3c2410的烧片工程.15. 嵌入式C语言程序设计这本书的书后光盘.16. 2407原理图 对于学习硬件设计有很大的帮助.17. 利用web camera对目标进行特征跟踪的程序 对于初学机器视觉的有些帮助.18. uCOS-II在gprs上的应用。 应用的芯片型号是lpc2220..19. 脉冲反褶积的实现.20. 利用键盘显示专用驱动芯片7290.21. 串行打印机RD32的驱动程序.22. 点阵显示,可用于许多场所,方便且视觉性很好,请大家来看看!.23. 9325驱动.24. 9320的 初如化 CODE.用于驱动9320.25. 自己写嵌入式系统的Web Server,基于Busybox的httpd,通过CGI可以实现交互式动态网页。.26. 是本人在前边一次上传的数字电压表的原理图包括PCB.27. Configuring and Updating the Boot Loader.28. 介绍了GPIB在开发mg369*仪器的自动控制方面的技巧和注意事项.29. AVRX实时系统,在AVR单片机上实现的实时系统,很少见的哦.30. 51串口实现多机通信.31. 设计一个简单的LED流水彩灯,12个彩灯共阴接地,阳极分别与EP1C3的8个I/O相连,来控制彩灯的灭亮,在不同时段,指示灯有不同的显示模式..32. 介绍了S3C44B0的使用 对整体的把握.33. 洗衣机的程序 洗衣机的程序.34. lf2407.35. SMDK2440_V1.0_BASE 底板原理图.36. 多个仿真例子.37. Demo for I2C Master and Slave.38. MiniGUI 1_3_3 移植详解.39. 嵌入式开发资料.40. 有关节74ls373的知识很有用.
上传时间: 2013-06-05
上传用户:eeworm
VIP专区-嵌入式/单片机编程源码精选合集系列(160)资源包含以下内容:1. i2c ipcore of altera fpga that uses ahdl lauguage..2. 嵌入式C编程与Atmel AVR 美 Richard Barnett等著 清华 周俊杰 等译.3. 一个POWERPC的原理图,包括ORCAD格式的原理图等.4. 51s系列单片机入门的最佳编程器制作资料.5. 一个开源的嵌入式flash播放器的源代码.6. 一个用LINUX GTK开发的嵌入式浏览器.7. 用C语言编的带数码管显示的电子琴.8. 希望从事C/C++嵌入式开发的朋友.9. 步进电机的单片机控制.10. 小波变换及滤波 小波变换及滤波.11. 基于单片机实现遥控编码器PT2262的软件解码.12. c_c++嵌入式系统编程.13. spi driver code one marve.14. 正弦波表生成工具.15. 多级抽取程序,适用于软件无线电系统.16. keil和Proteus联调所必须的一个文件.17. 用比较器实现AD转换.18. FLASH读写操作.19. 51单片机的串行通信仿真例子.20. armok01100828.21. 主要介绍了使用MTV230芯片的开发.22. MinGW5 在线安装程序.23. 这是本人调用small rtos51的函数来仿真写的基本代码.24. s3c2440开发板原理图 s3c2440开发板原理图.25. AT89c51单片机下,液晶显示LCD1602的c语言驱动程序,原创代码.26. 这是我的开发板的原理图.27. 51单片机SPI读取SCA100角度值,带温度补偿,精度达到0.008度..28. motorala模式对CPLD的读写和译码.29. 关于nucleus系统的教程文档.30. 单片机 严青新板调试程序 单片机最小系统及流水灯程序 更新时间:2006-12-29 执行结果:在单片机的P1口上的8个发光二极管按流水灯顺序而跑动.31. 實現利用8051單片機透過軟體I2C驅動TSEM0108L感測器之程式庫.32. 20060531am--Windows嵌入式开发系列课程(1):Windows CE系统定制开发入门.33. s3c2410 tesy program.34. s3c2440开发板元件库,希望对初学者有用.35. s3c2440开发板元件库,希望对初学者有用.36. 能够较好地实现大多数车牌的识别.37. 计算机主板pcb文件,可以拿来学习一下..38. wince操作系统下USB设备的驱动程序源码.39. 一本介绍嵌入式OS原理及编程的英文书籍.40. 【cacti】Weathermap使用手册.
上传时间: 2013-04-15
上传用户:eeworm
本书以FPGA/CPLD设计流程为主线,阐述了如何合理地利用ISE设计平台集成的各种设计工具,高效地完成FPGA/CPLD的设计方法与技巧。全书在介绍FPGA/CPLD概念和设计流程的基础上,依次论述了工程管理与设计输入、仿真、综合、约束、实现与布局布线、配置调试等主要设计步骤在ISE集成环境中的实现方法与技巧。 本书立足于工程实践,结合作者多年工作经验,选用大量典型实例,并配有一定数量的练习题。本书配套光盘收录了所有实例的完整工程目录、源代码、详细操作步骤和使用说明,利于读者边学边练,提高实际应用能力。 本书可作为高等院校通信工程、电子工程、计算机、微电子与半导体学等专业的教材,也可作为硬件工程师和IC工程师的实用工具书。
标签: Xilinx-ISE FPGA CPLD 71.7
上传时间: 2013-06-24
上传用户:gut1234567
可编程逻辑器件FPGA(现场可编程门阵列)和CPLD(复杂可编程逻辑器件)越来越多的应用于数字信号处理领域,与传统的ASIC(专用集成电路)和DSP(数字信号处理器)相比,基于FPGA和CPLD实现的数字信号处理系统具有更高的实时性和可嵌入性,能够方便地实现系统的集成与功能扩展。 FFT的硬件结构主要包括蝶形处理器、存储单元、地址生成单元与控制单元。本文提出的算法在蝶形处理器内引入流水线结构,提高了FFT的运算速度。同时,流水线寄存器能够寄存蝶形运算中的公共项,这样在设计蝶形处理器时只用到了一个乘法器和两个加法器,降低了硬件电路的复杂度。 为了进一步提高FFT的运算速度,本文在深入研究各种乘法器算法的基础上,为蝶形处理器设计了一个并行乘法器。在实现该乘法器时,本文采用改进的布斯算法,用以减少部分积的个数。同时,使用华莱士树结构和4-2压缩器对部分积并行相加。 本文以32点复数FFT为例进行设计与逻辑综合。通过设计相应的存储单元,地址生成单元和控制单元完成FFT电路。电路的仿真结果与软件计算结果相符,证明了本文所提出的算法的正确性。 另外,本文还对设计结果提出了进一步的改进方案,在乘法器内加入一级流水线寄存器,使FFT的速度能够提高到当前速度的两倍,这在实时性要求较高的场合具有极高的实用价值。
上传时间: 2013-07-18
上传用户:wpt
随着电子技术和信息技术的发展,可编程逻辑器件的应用领域越来越宽。可编程SoC设计已成为SoC设计的新方法。论文介绍了可编程逻辑器件的设计方法和开发技术,并用硬件描述语言和FPGA/CPLD设计技术,探索和研究了基于FPGA的RISCMCU的设计与实现过程。 论文参照Mircochip公司的PICl6C5X单片机的体系结构,设计了8位RISCMCU。该嵌入式MCU设计采用了自顶向下的设计方法和模块化设计思想。MCU总体结构设计划分控制模块、ALU模块、存储模块三大模块。然后,对各模块的具体技术实现细节分别进行了阐述。论文中设计的MCU能实现PICl6C5X单片机33条指令中除OPTION、CLRWDT、SLEEP和TRIS四条指令以外的其余29条指令的功能,但应用是基于FPGA的,能与其他外设IP方便的结合在一起使用,比ASIC的PICl6C57X的应用更具灵活性。 软件仿真和硬件验证表明:所设计的嵌入式MCU在各方面均达到了一定的性能指标,在Altera公司ACEX1K系列的EPlK30TCl44-3器件上的工作频率达21.88MHz。这些为自主设计R/SCMCU的IP核提供了值得借鉴的探索成果和设计思路,在通用控制领域也有一定的实用价值。 此外,论文中还介绍了三相SPWM控制模块的设计,该模块具有死区时间和载波比任意可调的特点,可以单独应用,也可以作为MCU的外设子模块应用。
上传时间: 2013-07-16
上传用户:熊少锋
AlteraFPGA设计基篇.pdf,Altera FPGACPLD设计高级篇.pdf
上传时间: 2013-08-07
上传用户:9牛10
AlteraFPGACPLD设计高级篇电子书籍
上传时间: 2013-08-14
上传用户:哇哇哇哇哇
可编程逻辑器件(PLD)是嵌入式工业设计的关键元器件。在工业设计中,PLD已经从提供简单的胶合逻辑发展到使用FPGA作为协处理器。该技术在通信、电机控制、I/O模块以及图像处理等应用中支持 I/O 扩展,替代基本的微控制器 (MCU) 或者数字信号处理器 (DSP)。 随着系统复杂度的提高,FPGA还能够集成整个芯片系统(SoC),与分立的 MCU、DSP、ASSP,以及 ASIC解决方案相比,大幅度降低了成本。不论是用作协处理器还是SoC,Altera FPGA在您的工业应用中都具有以下优点: 1. 设计集成——使用FPGA作为协处理器或者SoC,在一个器件平台上集成 IP和软件堆栈,从而降低成本。 2. 可重新编程能力——在一个公共开发平台的一片 FPGA中,使工业设计能够适应协议、IP以及新硬件功能的发展变化。 3. 性能调整——通过FPGA中的嵌入式处理器、定制指令和IP模块,增强性能,满足系统要求。 4. 过时保护——较长的 FPGA 产品生命周期,通过 FPGA 新系列的器件移植,延长工业产品的生命周期,保护硬件不会过时。 5. 熟悉的工具——使用熟悉的、功能强大的集成工具,简化设计和软件开发、IP集成以及调试。
上传时间: 2014-12-28
上传用户:rnsfing
讲解到位,工程例子很全,适合下载学习。
上传时间: 2013-10-29
上传用户:Pzj
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-11-06
上传用户:smallfish