遥控直流立扇FSA-TM888FLZ控制说明
上传时间: 2021-11-11
上传用户:william1687
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Silicon Labs的CP2102芯片来实现USB转串口功能; QM_MAX10_10M02SCU169开发板板载MP2359高效率DC/DC提供CPLD芯片工作的3.3V电源; QM_MAX10_10M02SCU169开发板引出了两排50p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_MAX10_10M02SCU169开发板引出了芯片的3路按键用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的3路LED用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板载MP2359高效率DC/DC提供FPGA芯片工作的3.3V电源; QM_Cyclone10_10CL006开发板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_Cyclone10_10CL006开发板引出了芯片的3路按键用于测试; QM_Cyclone10_10CL006开发板引出了芯片的2路LED用于测试; QM_Cyclone10_10CL006开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:qingfengchizhu
Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片,8MB(64Mbit)的存储容量; QM _XC7A35T板载256MB镁光的DDR3存储器,型号为MT41K128M16JT-125:K; QM _XC7A35T提供核心板芯片工作的3.3V电源,有一路3.3V的LED电源指示灯,板载高性能DC/DC芯片给FPGA 1.0V Core电压,DDR3 1.5V电压供电以及VDD_AUX的1.8V电压; QM _XC7A35T引出了两排2x32p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM _XC7A35T引出了芯片的2路按键用于测试,其中一路用于PROGROM_B信号编程按钮; QM _XC7A35T引出了芯片的3路LED灯用于测试,其中一路LED为FPGA_DONE信号指示灯; QM _XC7A35T引出了芯片的JTAG调试端口,采用单排6p、2.54mm间距的排针;
标签: DDR3
上传时间: 2022-05-11
上传用户:shjgzh
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:zhanglei193
随着计算机技术的快速发展在手机、汽车等众多领域中对于嵌入式实时操作系统的应用越来越广泛,它的前景在这些领域中也极为广阔。但是同时,随着更加苛刻的要求和更广泛的应用对嵌入式实时操作系统的要求也日益增加,实时性,可靠性,强移植性等变得更加重要。现在嵌入式实时操作系统内核已经发展到了第2代微内核操作系统,例如L4、QNX等,它们主要是解决了微内核体系系统中所带来的进程之间通信的问题。微内核具有良好的灵活性、移植性,并且可靠性强的优点,目前已经成为广泛应用的一种系统体系。本文在在微内核结构基础上,借鉴了L4、VxWorks等几个优秀的嵌入式操作系统的思想,来分析RT-Thread嵌入式实时操作系统。RT-Thread操作系统融合了微内核的特点并加入了自己的特色,属于第二代微内核操作系统。它使用范围极其灵活,无论是在资源紧张的小型系统还是一个具有内存管理、网络功能等的基本计算单元,并且它内核可配置、扩展性好。这里主要讨论了RT-Thread系统的微内核的具体实现,详细分析了RT-Thread的各个功能模块例如内核对象系统、线程调度、IPC机制、内存管理等,并且分析了各个模块在内核之间的相互联系,最后将其移植到CM3芯片中,并测试了系统功能。
上传时间: 2022-06-29
上传用户:
5GNR信道编码研究,信道编码是 5G 的关键技术之一,描述了 5G 新空口(NR——New Radio Access)的低密度奇偶校验码(LDPCC——Low Density Parity Check Codes)和 极化码(Polar Codes)的关键技术;通过仿真,比较了5G NR的信道编码方案与 4G LTE信道编码方案的性能。另外,还比较了这2代信道编码技术的复杂度和 吞吐量。
标签: 信道编码
上传时间: 2022-06-30
上传用户:
% SSOR预处理的共轭梯度法求解方程Ax=b % 输入参数说明 % A 正定矩阵[n*n] % b 右边向量 % omega SSOR预处理参数(0--2) % Times 迭代次数 % errtol 给定误差终止条件 % %输出参数 % NewX 方程Ax=b的x近似解 % avgerr 求解的当前平均绝对误差
上传时间: 2013-12-19
上传用户:一诺88
专辑类-电子基础类专辑-153册-2.20G 21世纪大学新型参考教材系列-集成电路B-荒井-159页-2.8M.pdf
上传时间: 2013-05-16
上传用户:pkkkkp
Digital的Unix操作系统VAX 4.2源码
上传时间: 2013-12-24
上传用户:我们的船长