异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2017-05-27
上传用户:xinzhch
欧几里德算法:辗转求余 原理: gcd(a,b)=gcd(b,a mod b) 当b为0时,两数的最大公约数即为a getchar()会接受前一个scanf的回车符
上传时间: 2014-01-10
上传用户:2467478207
//9488定时器B功能测试 9488定时器B功能测试B:DAMI调试通过: 9488 8位定时器B的使用 有关的I/O为三个:TBPWM(输出)(P1.0) 模式有:间隔定时功能,PWM模式 有定时中断:定时器B溢出中断
上传时间: 2017-06-01
上传用户:ryb
异步FIFO的设计 包括testbench 已调试成功
上传时间: 2014-01-05
上传用户:xiaodu1124
一种基于格雷码的异步FIFO设计与实现,8*8位的fifo VHDL 源码
上传时间: 2017-06-22
上传用户:yzy6007
异步FIFO的设计,里边讲得很详细! 1.单时钟结构 2.双时钟结构——双钟结构1 3.双时钟结构——双钟结构2 4.双时钟结构——双钟结构3 5.脉冲模式FIFO
标签: FIFO
上传时间: 2017-09-03
上传用户:jcljkh
异步FIFO的FPGA实现,XILINX FPGA, ISE ,VHDL语言实现
上传时间: 2017-09-09
上传用户:秦莞尔w
该文档为基于FPGA异步FIFO的研究与实现简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-11-23
上传用户:
基于FPGA的异步FIFO的研究和设计这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2021-12-27
上传用户:
TMS320C67系列EMIF与异步FIFO存储器的接口设计
标签: tms320c67 emif 异步fifo存储器 接口
上传时间: 2022-07-08
上传用户: