基于FPGA的全数字锁相环设计,内有设计过程和设计思想
标签: FPGA 全数字 锁相环
上传时间: 2013-08-13
上传用户:fqscfqj
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案
标签: FPGA 数字锁相环
上传时间: 2013-08-19
上传用户:Huge_Brother
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
标签: 高频感应 加热电源 模拟锁相环 频率
上传时间: 2013-08-22
上传用户:nairui21
关于数字锁相环的一点东西,可以下来看看\r\n
标签: 数字锁相环
上传时间: 2013-08-26
上传用户:7891
锁相放大器资料。
标签: 2012 TI 锁相放大器 模块
上传时间: 2013-11-28
上传用户:life840315
锁相环
标签: 锁相环
上传时间: 2014-12-23
上传用户:李哈哈哈
4046锁相环功率超声电源的频率跟踪电路 值得参考
标签: 4046 锁相环 功率 超声电源
上传时间: 2013-10-08
上传用户:bhqrd30
针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简单和成本低的特点,稍加修改后可作为模块电路用到其他测量系统当中。
标签: 锁相放大 微弱信号 检测电路
上传用户:开怀常笑
为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。
标签: 锁相 宽带 合成器 步进频率
上传时间: 2013-10-12
上传用户:Late_Li
为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。
标签: 4111 ADF 锁相环 频率合成器
上传时间: 2013-12-16
上传用户:萍水相逢