虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

采样频率

  • 利用示波器的X和Y通道输出采样波形图形 注:显示两个周期。扫频频率100Hz

    利用示波器的X和Y通道输出采样波形图形 注:显示两个周期。扫频频率100Hz

    标签: 100 Hz 示波器 波形

    上传时间: 2013-12-01

    上传用户:han_zh

  • 1 学习在CVI环境里面使用非NI数据采集卡。 2 学习用过零法计算被测每个周期采样点数。 3 学习数据采集卡采样间隔的测定。 4 学习计算被测信号的频率和周期。 5 熟悉FFT算法原理。

    1 学习在CVI环境里面使用非NI数据采集卡。 2 学习用过零法计算被测每个周期采样点数。 3 学习数据采集卡采样间隔的测定。 4 学习计算被测信号的频率和周期。 5 熟悉FFT算法原理。

    标签: CVI FFT 数据采集卡 周期

    上传时间: 2014-08-19

    上传用户:英雄

  • %BPSK载波调制信号的生成及其频谱分析 %输入:数据率/仿真时间/中频载波频率/系统采样率 %输出:BPSK信号的时域波形及其频谱

    %BPSK载波调制信号的生成及其频谱分析 %输入:数据率/仿真时间/中频载波频率/系统采样率 %输出:BPSK信号的时域波形及其频谱

    标签: BPSK 载波 调制信号 数据率

    上传时间: 2013-12-27

    上传用户:WMC_geophy

  • 实验指导 低通采样定理实验 FFT频谱分析实验 IIR滤波器设计实验 窗函数法FIR滤波器设计 频率采样法FIR滤波器设计实验

    实验指导 低通采样定理实验 FFT频谱分析实验 IIR滤波器设计实验 窗函数法FIR滤波器设计 频率采样法FIR滤波器设计实验

    标签: FIR FFT IIR 实验

    上传时间: 2014-01-13

    上传用户:ljmwh2000

  • 采样法生成三相SPWM波的开环调速控制程序载波频率为20KHz

    采样法生成三相SPWM波的开环调速控制程序载波频率为20KHz,或载波周期为50μs。DSP晶振10MHz,内部4倍频,时钟频率为40MHz,计数周期为25ns。假设调制波频率由外部输入(1~50Hz),并转换成合适的格式

    标签: SPWM KHz 20 采样法

    上传时间: 2014-01-17

    上传用户:15736969615

  • 89C2051 C语言例程,用于继电器和可控硅控制,并采样交流电频率

    89C2051 C语言例程,用于继电器和可控硅控制,并采样交流电频率

    标签: 89C2051 C语言 继电器 可控硅

    上传时间: 2014-01-25

    上传用户:zhenyushaw

  • 可重构24bit音频过采样DAC的FPGA

    基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量,音频转换,汽车电子等领域有着广泛的应用价值。 本文采用∑-△结构以FPGA方式实现了一个具有高精度的数模转换器,在24比特的输入信号下,达到了约150dB的信噪比。作为一个灵活的音频DAC实现方案。该DAC可以对CD/DVD/HDCD/SACD等多种制式下的音频信号进行处理,接受并转换采样率为32/44.1/48/88.2/96/192kHz,字长为16/18/20/24比特的PCM数据,具备良好的兼容性和通用性。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本文综合大量文献中的经验原则和方法,阐述了稳定的高阶高精度调制器的设计流程;并据此设计了达到24bit精度和满量程输入范围的的5阶128倍调制器。本文创新性地提出了∑-△调制器的一种高效率流水线实现结构。分析表明,与其他常见的∑-△调制器实现结构相比,本方案具有结构简单、运算单元少等优点;此外在同样信号采样率下,调制器所需的时钟频率大大降低。 文中的过采样滤波模块采用三级半带滤波器和一个可变CIC滤波器级联组成,可以达到最高128倍的过采样比,同时具有良好的通带和阻带特性。在半带滤波器的设计中采用了CSD编码,使结构得到了充分的简化。 本文提出的过采样DAC方案具有可重配置结构,让使用者能够方便地控制过采样比和调制器阶数。通过积分梳状滤波器的配置,能够获得32/64/128倍的不同过采样比,从而实现对于32~192kHz多种采样率输入的处理。在不同输入字长情况下,通过调制器的重构,则可以将调制器由高精度的5阶模式改变为功耗更低的3阶模式,满足不同分辨率信号输入时的不同精度要求。这是本文的另一创新之处。 目前,该过采样DAC已经在XilinxVirtexⅡ系列FPGA器件下得到硬件实现和验证。测试表明,对于从32kHz到192kHz的不同输入信号,该DAC模块输出1比特码流的带内信噪比均能满足24比特数据转换应用的分辨率要求。

    标签: FPGA bit DAC 24

    上传时间: 2013-07-08

    上传用户:从此走出阴霾

  • 将指定的16K采样的语音数据文件转换为经G.723编解码后的8K语音数据

    ·详细说明:本程序将指定的16K采样的语音数据文件转换为经G.723编解码后的8K语音数据。降采样前先使用180阶的FIR滤波器对语音数据进行频率压缩,然后进行抽取,并对抽取的数据进行G.723编解码。该程序在非特定语音识别的库文件处理中使用,也可扩展至其他用途。文件列表:   16kto8k   .......\16kto8k.dsp   .......\16kto8

    标签: 16K 723 语音 采样

    上传时间: 2013-04-24

    上传用户:qw12

  • 非均匀采样的频谱研究

    非均匀采样的一个很大的优点就是它具有抗频率混叠的性能[ ],首先从均匀采样讨论由采样而引起的频谱混叠现象,在均匀采样和非均匀采样的频谱图对比中讨论两种采样方式引起的不同的频谱混叠现象,从对比中分析非均匀采样方式的优势。从最简单的非均匀采样方法逐步深入到完全随机的非均匀采样方法,研究由于采样方法的改变对数字信号频谱的影响。最后可以看到非均匀采样的方法可以将混叠信号的频谱降低到完全不影响对真实信号的检测。

    标签: 采样 频谱

    上传时间: 2013-11-11

    上传用户:baby25825

  • LDO线性稳压器动态频率补偿电路设计

    摘要:对LDO线性稳压器关键技术进行了分析,重点分析了LDO稳压器的稳定性问题,在此基础上提出了一种新型的动态频率补偿电路,利用MOS管的开关电阻、寄生电容等构成的电阻电容网络,通过采样负载电流而改变MOS开关管的工作点或工作状态,即改变开关电阻、寄生电容的值,从而实现动态的频率补偿。与传统方法相比,该电路大大提高了系统的瞬态响应性能。 关键词:LDo;稳定性;ESR;动态频率补偿

    标签: LDO 线性稳压器 动态 电路设计

    上传时间: 2013-11-14

    上传用户:gtf1207