虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

编码优化

  • 无线传感器网络中协作通信的能耗优化方法

      针对能量受限的无线传感器网络,该文综合考虑了协作节点数量和调制方式对系统能量有效性的影响,提出一种能量最优的综合优化方法。文中首先给出了在Rayleigh 衰落信道环境下,协作通信系统采用二相相移键控(BPSK)和M 进制正交幅度调制(MQAM)时误码率的闭式表达,同时对协作通信的系统能耗进行了分析。在此基础上,根据能耗最小化原则对协作节点数量和调制方式进行了联合优化。仿真结果表明,与调制方式固定或协作节点数固定的系统相比,该方案能进一步降低协作通信的系统能耗。

    标签: 无线传感器网络 协作通信 能耗

    上传时间: 2013-11-21

    上传用户:angle

  • 极化编码跳频信号在雷达中的应用

    提出一种复合式雷达信号,其兼有跳频和极化编码信号的特点.并从信号形式和信号辐射能量方面分析了极化编码跳频信号的低截获性能。

    标签: 极化 中的应用 编码 跳频信号

    上传时间: 2014-08-13

    上传用户:tdyoung

  • CDMA网络规划优化客户培训教材

    无线网络的建设涉及到网络规划、网络优化仿真等工作,需要用到通讯和 CDMA 方面的基础知识。本教材将对部分通讯基础知识、网络规划优化流程、CDMA 部分基础技术、中兴系统等内容进行介绍,为顺利开展网络规划优化工作提供指导。本教材不包括中兴自主开发的测试分析软件的介绍,相关内容参见相应用户手册。

    标签: CDMA 网络规划 培训教材

    上传时间: 2013-12-18

    上传用户:zoudejile

  • SMT生产线贴片机负荷均衡优化

    摘要:采用表面组装技术(surface mountt echnology,SMT)进行印制板级电子电路组装是当代组装技术发展的主流。典型的SMT生产线是由高速机和多功能机串联而成,印制电路板(printed circuit board,PCB)上的元器件在贴片机之间的负荷均衡优化问题是SMT生产调度的关键问题。以使贴片时间与更换吸嘴时间之和最大的工作台生产时间最小化为目标构建了负荷均衡模型,开发了相应的遗传算法,并进行了数值实验与算法评价。与生产时间理论下界和现场机器自带软件调度方案的对比表明了模型及其算法的有效性。关键词:印制电路板;表面组装生产线;负荷分配;生产线优化

    标签: SMT 生产线 均衡 贴片机

    上传时间: 2013-10-09

    上传用户:亚亚娟娟123

  • 多头动臂式贴片机贴装时间分阶段启发式优化算法

    摘要:贴片机贴装时间是影响表面组装生产线效率的重要因素,文中提出了一种改进式分阶段启发式算法解决具有分飞行换嘴结构的多贴装头动臂式贴片机贴装时间优化问题;首先,根据飞行换嘴的特点,提出了适用于飞行换嘴的喂料器组分配方案;其次,依据这一分配结果,通过改进式启发式算法实现了喂料器组在喂料器机构上的分配;最后,结合近邻搜索法解决了元器件的贴装顺序优化问题;仿真结果证明,文中采用的改进分阶段启发式算法比传统分阶段启发式算法具有更好的贴装时间优化效果。关键词:分阶段启发式算法;贴片机;飞行换嘴

    标签: 贴片机 优化算法 启发式

    上传时间: 2013-10-22

    上传用户:大灰狼123456

  • 编码的奥秘

    编码的奥秘

    标签: 编码

    上传时间: 2013-11-06

    上传用户:13188549192

  • Win7纯手动深度优化系统_—DIY系统挑剔者专用

    Win7纯手动深度优化系统_—DIY系统挑剔者专用

    标签: Win7 DIY 手动

    上传时间: 2013-10-27

    上传用户:leixinzhuo

  • Win7纯手动深度优化系统_—DIY系统挑剔者专用

    Win7纯手动深度优化系统_—DIY系统挑剔者专用

    标签: Win7 DIY 手动

    上传时间: 2013-10-09

    上传用户:yd19890720

  • 一种在FPGA上实现的FIR滤波器的资源优化算法

    在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。仿真实验表明基于RAG算法的FIR滤波器达到了逻辑资源的节约和运算速度的提高的整体优化效果。

    标签: FPGA FIR 滤波器 优化算法

    上传时间: 2014-01-02

    上传用户:waizhang

  • 编码器倍频、鉴相电路在FPGA中的实现

    编码器倍频、鉴相电路在FPGA中的实现

    标签: FPGA 编码器 倍频 中的实现

    上传时间: 2013-10-27

    上传用户:royzhangsz