本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现编程,并且通过JTAG接口与EP3C10连接。R-S(Reed-Solomon)码是一类纠错能力很强的特殊的非二进制BCH码,能应对随机性和突发性错误,广泛应用于各种通信系统中和保密系统中。R-S(255,223)码能够检测32字节长度和纠错16字节长度的连续数据错误信息。
标签: CycloneIII RS编码
上传时间: 2013-10-08
上传用户:yuchunhai1990
The VHDL Cookbook是 是VHDL编码书籍。
上传时间: 2013-11-19
上传用户:lixqiang
FSM 分两大类:米里型和摩尔型。 组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。 设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。其原因 如下: 首先FSM 和其他设计一样,最好使用同步时序方式设计,好处不再累述。而状态机实现后,状态转移是用寄存器实现的,是同步时序部分。状态的转移条件的判断是通过组合逻辑判断实现的,之所以第二种比第一种编码方式合理,就在于第二种编码将同步时序和组合逻辑分别放到不同的程序块(process,block) 中实现。这样做的好处不仅仅是便于阅读、理解、维护,更重要的是利于综合器优化代码,利于用户添加合适的时序约束条件,利于布局布线器实现设计。显式的 FSM 描述方法可以描述任意的FSM(参考Verilog 第四版)P181 有限状态机的说明。两个 always 模块。其中一个是时序模块,一个为组合逻辑。时序模块设计与书上完全一致,表示状态转移,可分为同步与异步复位。
标签: 状态
上传时间: 2015-01-02
上传用户:aa17807091
指令集仿真器(ISS)是现代DSP产品调试的有力工具,但ISS的开发会耗费很大的人力物力,同时其正确性亦无法得到很好的保证。ISS自动生成技术是解决以上问题的有效途径,论文描述了基于英飞凌公司Tricore的ISS自动生成的设计与实现,并对现有的自动生成技术做了一些优化,使自动产生的ISS具有更好的性能。
上传时间: 2015-01-02
上传用户:DXM35
光电编码器
标签: 光电编码器
上传时间: 2013-11-12
上传用户:来茴
旋转编码器技术
标签: 旋转编码器
上传时间: 2013-12-14
上传用户:1583060504
光电编码器简介及其使用教程
上传时间: 2015-01-02
上传用户:wab1981
编码器原理简介
上传时间: 2013-10-11
上传用户:9牛10
数字旋转编码开关的原理及使用方法,图文并茂
上传时间: 2013-11-03
上传用户:zaocan888
计算机中的数制和编码
上传时间: 2014-04-19
上传用户:一诺88