Verilog HDL语言编写的5分频电路。采用两路时钟相逻辑作用产生。
上传时间: 2015-07-18
上传用户:yulg
敘述有關於 Threads 在 java 中的特性以及相關應用程序
上传时间: 2015-08-23
上传用户:小宝爱考拉
单相变压器的空载运行 变压器参数测定 标么值per-unit value 电磁转矩和转矩特性 三相异步电动机的电力拖动 发电机电枢反应 同发方程式相量图
上传时间: 2014-01-05
上传用户:徐孺
MATLAB编写的采用二相键控扩频通信仿真程序
上传时间: 2013-12-19
上传用户:bruce5996
2FSK2PSK-二进制频移键控和相移键控信号发生器的源程序,是基于QUARTUS II软件平台,使用VHDL语言
上传时间: 2013-11-29
上传用户:wqxstar
用数值计算方法研究三阶锁相环的非线性性能及其改善途径.建立具有正弦鉴相特性的三阶锁相 环的动态非线性微分方程 ,通过编制数值解程序 ,求出不同条件下的相轨迹和时间响应图 ,分析了电路参数和初 始条件对三阶锁相环非线性性能的影响 ,并提出改善非线性性能的途径.
上传时间: 2014-01-08
上传用户:banyou
使用FFT变换求一个时域信号的频域特性,并从这个频域特性求出该信号的频域值,使用DSP汇编语言实现对FFT的DSP编程
上传时间: 2013-12-27
上传用户:wangzhen1990
基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.
上传时间: 2014-01-17
上传用户:虫虫虫虫虫虫
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-12-09
上传用户:epson850
实现一个数字信号处理的仿真系统 。要求具有界面并实现以下功能: 1)能产生并选择各种数字信号(sin、方波、三角波);2)用滤波器实现低通、高通、带通和带阻滤波;3)得到输出信号的频域特性和时间序列。
上传时间: 2014-01-18
上传用户:7676777