AT&T汇编语言的I386依赖特征的特别说明,LINUX开发的必备资料
上传时间: 2014-11-22
上传用户:笨小孩
这是我们做课程设计的时候频率发生器的一些程序模块,希望对大家有用
上传时间: 2015-04-03
上传用户:从此走出阴霾
DDR控制器的VHDL源代码.采用FPGA实现DDR接口控制器,适用于Altera的FPGA,最高频率可到100M
上传时间: 2014-12-02
上传用户:bcjtao
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2013-12-31
上传用户:hphh
这是一个用AT89C51制作的2.4G频率计的源程序
上传时间: 2015-04-05
上传用户:chfanjiang
此程序完成功200HZ的固定频率,稳定性很高,波形失真度小,如果要想产生固定频率,这个程序是最好的选择!
上传时间: 2014-07-05
上传用户:daguda
这次上传的代码是关于特征提取的主要算法之一:ica,其比pca要好
上传时间: 2013-12-10
上传用户:BIBI
程序用VHDL实现: 利用一秒定时测量频率 并且显示,范围0~
上传时间: 2015-04-06
上传用户:sxdtlqqjl
程序用VHDL实现: 频率合成,DDS 主要调用LPM
上传时间: 2015-04-06
上传用户:电子世界
采用12位MAX 197对外部信号采样。采用全周波傅立叶积分算法,对采样信号进行处理,对电力系统的电压有效值、功率等特征量进行实时在线监测;采用全数字测量法测量相位差;并采用自适应技术调整采样间隔,消除非同步采样对计算造成的误差,利用PIC18F458捕获功能实时监测电力系统频率波动,修订采样间隔。分析了各量的测量误差,均达到标准。并提供友好的人机交互界面。
上传时间: 2014-01-25
上传用户:上善若水