虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

测试流程

  • 关于测试流程与相应规范的简单文档。 可以作为快速入门参考使用。

    关于测试流程与相应规范的简单文档。 可以作为快速入门参考使用。

    标签: 测试流程 文档 快速入门

    上传时间: 2014-11-28

    上传用户:mhp0114

  • 测试流程 首次运行release目录下的ghdkh.exe

    测试流程 首次运行release目录下的ghdkh.exe,会提示你注册。之后运行注册机,将注册机产生的客户号记下。运行解密机,将客户号填入,按下“生成解密钥”按钮,你会看到生成的解密钥。在此运行注册机,将解密钥填入,注册即会成功。 再运行ghdkh.exe,你会发现一切正常了。 源代码说明 共享软件作者一直和盗版作着斗争,对于与初出茅庐的程序员来说,对软件的加密和解密还很陌生,本例子将向这些人展示了共享软件加密和解密的一般技术。这些技术很简单,但只要大家动脑筋,就会从其中发掘出很多有用的东西。

    标签: release ghdkh exe 测试流程

    上传时间: 2014-01-20

    上传用户:水中浮云

  • CMU200操作(中文)手册 详细介绍CMU200在手机生产过程中的测试流程

    CMU200操作(中文)手册 详细介绍CMU200在手机生产过程中的测试流程

    标签: CMU 200 操作

    上传时间: 2014-01-14

    上传用户:JasonC

  • 测试流程规范

    测试流程规范

    标签: 测试流程

    上传时间: 2013-12-12

    上传用户:ANRAN

  • 一个软件测试文档指南,测试流程, 是个模版,很实用

    一个软件测试文档指南,测试流程, 是个模版,很实用

    标签: 软件测试 文档 测试流程 模版

    上传时间: 2013-12-20

    上传用户:saharawalker

  • 中国移动关于WCDMA测试流程的培训

    中国移动关于WCDMA测试流程的培训,虽然现在已经决定上TD了,这是之前的,应该对联通的同志有些借鉴,主要是些入网测试

    标签: WCDMA 中国移动 测试流程

    上传时间: 2014-01-17

    上传用户:ukuk

  • 性能测试流程

    描述性能测试流程从性能测试准备、环境准备、硬件准备,实施步骤、测试执行、数据分析及性能总结

    标签: 性能测试

    上传时间: 2016-03-14

    上传用户:123459

  • JLINK_V9测试流程(1)

    JLINK_V9测试流程 该选择是替换系统已经安装软件的驱动,最好全选,覆盖掉老驱动。因为V9是比较新的,有测试过V4.54的驱动调试时会停掉或者异常,换最新的驱动就很正常了

    标签: JLINK_V 测试流程

    上传时间: 2016-07-05

    上传用户:mi120312

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-11

    上传用户:tdyoung

  • 基于ARM的发电机互感器伏安特性测试系统的设计与实现

    发电机互感器是电力系统行业进行电能计量和继电保护的重要设备之一,其伏安特性与发电机安全、可靠、经济的运行密切相关。针对目前传统基于8位单片机所开发的伏安特性测试系统的不足,利用流行的嵌入式处理技术,选取性价比高的ARM内核处理器LPC2214和性能稳定的实时操作系统μC/OS-Ⅱ作为开发平台,设计并实现了发电机伏安特性测试系统。 该系统主要包括在线测试、设置参数、查询数据、串口通讯等功能。本文完成了上述功能的软件设计和开发,尤其是在线测试功能中对于伏案特性曲线显示方案的设计,本文在深入研究显示模块的工作原理的基础上,结合系统的显示要求,改进了伏案特性显示方法,从而使得本系统不仅能够实时显示伏安特性曲线,并且能够动态显示测量曲线,为系统的进一步开发奠定了基础。此外,基于系统与上位机之间的串口通讯功能,利用LabWindow/CVI7.0开发平台实现了系统虚拟环境,以满足用户对测量数据进一步分析的需求。 经过长时间的现场测试证明,该系统不仅减少了传统测试中所用的仪器数量,特别在简化发电机互感器的测试流程,增加现场操作的自动化程度,提高互感器测试的精度等方面表现突出,从而为提升发电机继电保护装置的正确动作率创造了有利条件。

    标签: ARM 发电机 互感器 伏安特性

    上传时间: 2013-06-26

    上传用户:郭静0516