分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
标签: altera FPGA PLL 分频器
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
一阶全数字锁相环VERLOGIC程序代码,调试通过。
标签: VERLOGIC 全数字 代码 锁相环
上传时间: 2013-12-15
上传用户:caixiaoxu26
介绍了数字锁相环的3种设计方法,并对各自的工作原理做了详细分析。
标签: 数字锁相环 设计方法
上传时间: 2014-01-20
上传用户:二驱蚊器
这是使用DSP TMS320F2812对无刷励磁直流电机进行有传感器闭环控制的程序
标签: F2812 2812 320F DSP
上传时间: 2016-06-18
上传用户:王庆才
该程序是二阶琐相环的防震实例 仿真结果给出了二阶琐相环的相平面
标签: 二阶 程序 仿真
上传时间: 2016-06-19
上传用户:417313137
闭环数字控制方式,主要利用光电传感器检测法,结构图如图1所示。首先单片机根据输入的数据来计算物体要移动的距离并控制物体往坐标的大概方向运动,红外发射接收器来探测悬挂物体移动了多少个1*1cm的小方格,并经过A/D送给单片机,单片机通过特定的算法计算出物体的坐标,并控制电机的转动来控制物体往坐标进发,在此过程中单片机不断计算,不断调整电机的转速和方向使悬挂物体做一定路线的移动。但其缺点是,电路复杂,不但要求要有A/D电路,光电探测电路,还要其电路要做得十分精确。任何一个电路设计得不好,也会使物体运动产生很大的偏差。
标签: 闭环 数字控制 方式
上传时间: 2013-12-26
上传用户:洛木卓
微分器:利用数字锁相环进行位同步信号提取的关键模块
标签: 微分器 位同步 信号 数字锁相环
上传时间: 2014-09-10
上传用户:ccclll
开发语言:ASP.NET 源码演示:http://www.flyring.com.cn/ 飞环技术ASP.NET电子商务网站SQL版,包括强大的后台管理、技术论坛、产品浏览等!请自行将数据库目录下两个ACCESS数据库导入SQL2000数据库并修改每个aspx页面的SQL数据库连接信息即可调试成功!另外经过修改也可使用ACCESS作为网站数据库 本文来源于虾客源码 http://www.xkxz.com
标签: ASP NET flyring http
上传时间: 2013-12-23
上传用户:chenxichenyue
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案
标签: FPGA 数字锁相环
上传时间: 2013-12-25
上传用户:dyctj
包括“贪心算法”、“约瑟夫环”、“生命游戏”三个,都是很有意思也很值得学习的几个小算法,是本人从其他网站上转的,希望大家喜欢
标签: 算法
上传时间: 2013-12-13
上传用户:erkuizhang