MAXPLUS_环境下的频率计设计及其完善
标签: MAXPLUS 环境 频率计设
上传时间: 2013-08-09
上传用户:xianglee
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号
标签: DDS 数字频率合成
上传时间: 2013-08-14
上传用户:kernor
一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享!
标签: Proteus keil C51 频率计
上传时间: 2013-08-17
上传用户:fengweihao158@163.com
基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。
标签: 等精度 测量原理 频率计
上传时间: 2013-08-18
上传用户:3到15
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
标签: FPGA 频率计 模块化设计 仿真
上传时间: 2013-08-20
上传用户:wanqunsheng
基于FPGA的直接数字频率合成器的设计与实现.
标签: FPGA 数字频率合成器
上传时间: 2013-08-21
上传用户:hphh
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
标签: Fraquency Synthesis Digital Direct
上传时间: 2013-08-27
上传用户:wpt
用单片机AT89s52和epm7128设计的频率计
标签: 7128 89s s52 epm
上传时间: 2013-09-01
上传用户:671145514
在EDA中,基于数字频率合成器的FPGA实现
标签: FPGA EDA 数字频率合成器
上传时间: 2013-09-04
上传用户:hanli8870
本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
标签: ispDesignExpert System EDA 系统软件
上传时间: 2013-09-05
上传用户:文993