本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和测量信号初相位的检测,并同时阐述了FPGA在实现数字相位计核心FFT算法中的优势。在优化的硬件结构中,利用多个乘法器并行运算的方式加快了蝶形运算单元的运算速度;内置双端口RAM、旋转因子ROM使数据存储的速度得到提高;采用了流水线的工作方式使数据的存储、运算在时间上达到匹配。整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。仿真结果表明,基于FPGA实现的FFT算法无论在速度和精度上都满足了相位测量的需要,其运算64点数据仅需27.5us,最大误差在1%之内。
标签: FPGA 数字 相位计
上传时间: 2013-05-16
上传用户:lgs12321
本文首先介绍了直接数字频率合成技术(DDS)的基本原理、体系结构及工作过程,然后针对其关键部分进行了优化,即采用函数近似法对存储表结构(LUT)进行了优化,使存贮位数大大缩小,并提出了一种杂散抑制技术的运用,即相位抖动技术。在对直接数字频率合成(DDS)方法产生的信号进行理论分析的过程中,用matlab进行编程仿真作出了详细的频谱分析验证。本文详细的介绍了本次设计的具体实现过程和方法,将现场可编程逻辑器件(FPGA)和 DDS技术相结合,具体的体现了基于VHDL语言的灵活设计和修改方式是对传统频率合成实现方法的一次重要改进。文章最后给出了实现代码、仿真结果,经过验证,本设计能够达到其预期性能指标。
标签: FPGA 数字频率合成
上传时间: 2013-04-24
上传用户:Pzj
基于单片机的频率计的实现和protuse仿真-Frequency meter based on single chip implementation and protuse simulation
标签: 单片机 频率计
上传时间: 2013-06-04
上传用户:杜莹12345
基于51单片机的120MHz频率计原理图,8个数码管使用7219作为驱动,单片机采用89C2051。
标签: 120 MHz 51单片机 频率计
上传时间: 2013-05-15
上传用户:13913148949
本文介绍了直接数字频率合成器(DDS)的工作原理及基本结构,在此基础上推导了它的理想频谱,分析了DDS杂散的来源及抑制杂散的常用方法;重点研究了DDS中累加器和波形存储表的设计。针对DDS输入数据刷新率低的特点,双层累加...
标签: 数字频率合成器
上传时间: 2013-06-03
上传用户:SimonQQ
采用等精度测频原理的频率计程序与仿真:4位显示的等精度频率计。
标签: 等精度测频 程序 频率计
上传用户:xianglee
基FPGA Cyclone II_EP2C5 EP2C8的频率计
标签: Cyclone EP2C8 II_EP FPGA
上传时间: 2013-08-05
上传用户:Thuan
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。
标签: FPGA 数字频率合成器
上传时间: 2013-08-06
上传用户:wangzhen1990
FPGA设计频率计全套资料,我希望对大家啊好似有用的
标签: FPGA 频率计
上传时间: 2013-08-07
上传用户:life840315
在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题目的参数要
标签: 电子计数器 测量 频率
上传时间: 2013-08-09
上传用户:jiangfire