专辑类-实用电子技术专辑-385册-3.609G PLD数字显示频率计的设计1.ppt
上传时间: 2013-07-26
上传用户:wao1005
基于FPGA的直接数字合成器的设计与分析的代码程序,代码格式为VHDL
上传时间: 2013-09-02
上传用户:ifree2016
基于ARM平台的等精度数字显示频率计的设计,已通过测试
上传时间: 2013-09-04
上传用户:谁偷了我的麦兜
多抽样率频率抽样FIR 数字滤波器设计
上传时间: 2015-01-11
上传用户:维子哥哥
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2014-06-09
上传用户:daguda
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2013-12-31
上传用户:hphh
此频率计是用单片机89C51和几块数字电路几个三极管,和一个微波集成电路构成。可测量频率最高为2G!分辨力为1HZ!电路中R16---R27电阻阻值为1K。这文件包里有两符制作成功后的图片! 二个SCH。一个PCB文件。一个PDF文件。和一个程序HEX文件。制作的时候只要按线路板接好元件,然后把程序HEX文件烧写到单片机内,就可以调试了,希望大家成功。其中高稳定振荡电路SCH文件是我新加上的。如果大家有条件用上这电路也不错。那样频率计将更稳定。频率计的PCB是我设计的。 设计得不太好,希望大家多多提出意见和建议。希望大家不要修改PCB文件。 注:解压密码deyiluntan
上传时间: 2014-01-11
上传用户:libinxny
数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz,截止频率200hz的高通滤波器
上传时间: 2013-11-29
上传用户:watch100
基于ARM平台的等精度数字显示频率计的设计,已通过测试
上传时间: 2014-09-05
上传用户:sxdtlqqjl
制作可把音乐频率转换成数字代码的程序(源文件)
上传时间: 2013-12-15
上传用户:wendy15