目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。
上传时间: 2014-01-01
上传用户:maqianfeng
摘要:本文简要介绍了Xilinx最新的EDK9.1i和ISE9.1i等工具的设计使用流程,最终在采用65nm工艺级别的Xilinx Virtex-5 开发板ML505 上同时设计实现了支持TCP/IP 协议的10M/100M/1000M 的三态以太网和千兆光以太网的SOPC 系统,并对涉及的关键技术进行了说明。关键词:FPGA;EDK;SOPC;嵌入式开发;EMAC;MicroBlaze 本研究采用业界最新的Xilinx 65ns工艺级别的Virtex-5LXT FPGA 高级开发平台,满足了对于建造具有更高性能、更高密度、更低功耗和更低成本的可编程片上系统的需求。Virtex-5以太网媒体接入控制器(EMAC)模块提供了专用的以太网功能,它和10/100/1000Base-T外部物理层芯片或RocketIOGTP收发器、SelectIO技术相结合,能够分别实现10M/100M/1000M的三态以太网和千兆光以太网的SOPC 系统。
上传时间: 2013-10-14
上传用户:sun_pro12580
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-11-06
上传用户:smallfish
文中针对水下自主航行器提出了一种新型的基于捷联惯导(SINS)和GPS的组合导航系统设计方案。该方案以捷联惯导作为主系统,同时利用GPS重调捷联惯导系统,建立了该组合导航系统的卡尔曼滤波模型,设计了输出校正间接法的卡尔曼滤波算法和Sage-husa自适应卡尔曼滤波算法。仿真结果表明由于GPS位置和速度信息的引入,一定程度上克服了捷联惯导系统误差状态发散现象,提高了导航精度。同时通过两种算法的对比,Sage-husa自适应卡尔曼滤波算法则具有更高的滤波精度和稳定性,能够更好的满足长时间远距离导航的要求。
标签: Sage-husa AUV 自适应滤波算法 组合导航
上传时间: 2013-10-11
上传用户:jeffery
随着多媒体时代的深入,各种令人眼花缭乱的视频显示技术迅猛发展,与此同时,层出不穷的新兴应用也对产品音频性能提出了更高的要求,比如用电脑直接拨打IP电话、进行视频会议、仪器操作语音控制等场合都需要高质量的语音效果。在市场推动下,不仅传统模拟与混合信号器件供应商继续深耕不懈,一些新进入该领域的公司也推出多种创新性方案应对市场需求。本文提出了利用ARM7微控制器,uC/OS-II实时操作系统和DSP处理内核的音频处理芯片的音频处理方案。该方案能有效改善音质,提供清晰、自然的语音。 音频方面LPC2214+VS1003
上传时间: 2013-10-14
上传用户:1318695663
由于电子对抗技术的飞速发展,低频段电子干扰设备已经非常完善,低频段主动雷达的工作效能相应地大幅度降低。为了提高雷达系统的抗干扰能力,通过对国内外雷达技术发展趋势的研究,以及影响雷达系统抗干扰能力主要因素的分析,说明了采用更高频段的雷达导引头技术发展的重要性。以W波段雷达导引头技术发展及应用为前提,对其中需要解决的关键技术进行了分解,论述了W波段雷达导引头的基本实现方案、关键技术解决途径,得出W波段雷达导引头技术发展具有策略上的必要性和技术上的可行性的结论。
上传时间: 2013-12-04
上传用户:mikesering
该对讲机模块是一款性价比极高的全集成对讲机Module,内置高性能射频收发芯片、微控制器以及射频功放(PA)。外部控制器通过标准的异步串行接口(RS232)设置模块的参数、功能,并可通过串口AT指令控制整个模块的收发。 该模块体积小、集成度高、性能稳定、应用灵活,且符合世界大多数国家对讲机标准,很容易通过CE/FCC等认证;采用此模块可做成小型对讲机,也可将模块嵌入到其它手持终端设备以实现无线对讲功能。
上传时间: 2013-11-25
上传用户:caoyuanyuan1818
通过研究在建设运营数据网过程中,利用BGP Community属性结合条件路由过滤技术实现路由控制的过程,提出了在复杂网络环境以及其它可用技术受限制的条件下实现MPLS VPN逻辑网络结构的一种新方法,该方案的实施,使得专用网具有更高的安全性和可扩展性。
上传时间: 2013-11-23
上传用户:农药锋6
In today’s world of modular networking and telecommunications design, it is becomingincreasingly difficult to keep alignment with the many different and often changing interfaces,both inter-board and intra-board. Each manufacturer has their own spin on the way in whichdevices are connected. To satisfy the needs of our customers, we must be able to support alltheir interface requirements. For us to be able to make products for many customers, we mustadopt a modular approach to the design. This modularity is the one issue that drives the majorproblem of shifting our bits from one modular interface to another.
上传时间: 2013-11-25
上传用户:suicone
随着电子产品向小型化,便携化,网络化和高性能方向发展,对电路组装技术和I/O引线数提出了更高的要求,芯片体积越来越小,芯片引脚越来越多,给生产和返修带来困难.原来SMT中广泛使用的QFP(四边扁平封装),封装间距的极限尺寸停留在0.3mm,这种间距引线容易弯曲,变形或折断,相应地对SMT组装工艺,设备精度,焊接材料提出严格的要求,即使如此组装小间距细引线的QFP,缺陷率仍相当高最高,可达6000ppm,使大范围应用受到制约.
上传时间: 2013-10-16
上传用户:yyq123456789