虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

小数分频

  • spi设置函数

    spi设置函数,设置SPI主机模式,128分频,不用丛机选择。

    标签: spi 函数

    上传时间: 2017-05-08

    上传用户:huannan88

  • EP2C CYCONLY 系列的FPGA时钟测试程序

    EP2C CYCONLY 系列的FPGA时钟测试程序,是由内部时钟分频后,点亮数码显示灯来证明的。绝对好用的程序。编写的执行效率很高

    标签: CYCONLY EP2C FPGA 时钟

    上传时间: 2014-01-13

    上传用户:leehom61

  • 液晶显示的电子钟

    液晶显示的电子钟 , 时间非常的精确。 通过精确的分频来实现。

    标签: 液晶显示 电子钟

    上传时间: 2017-05-23

    上传用户:ecooo

  • 万能频率器

    万能频率器,可以修改其中的参数,可是实现任意的分频!很方便!

    标签: 频率

    上传时间: 2017-05-31

    上传用户:Miyuki

  • 这是一个段式lcd显示

    这是一个段式lcd显示,利用OKI单片机的外部时钟直接分频,得到0.5秒的时钟,进而利用段式lcd显示时钟。

    标签: lcd 段式

    上传时间: 2014-01-17

    上传用户:stewart·

  • 文件名:ADC0809.vhd功能:基于VHDL语言

    文件名:ADC0809.vhd功能:基于VHDL语言,实现对ADC0809简单控制说明:ADC0809没有内部时钟,需外接10KHz~1290Hz的时钟号,这里由FPGA的系统时钟(50MHz)经256分频得到clk1(195KHz)作为ADC0809转换工作时钟。

    标签: 0809 VHDL ADC vhd

    上传时间: 2014-01-03

    上传用户:youth25

  • 数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数

    数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数,这就要求由分频器产生标准闸门时间信号,计数器记录脉冲个数,由控制器对闸门信号进行选择,并对计数器使能断进行同步控制。控制器根据闸门信号确定最佳量程。

    标签: 数字频率计 信号 定时

    上传时间: 2014-01-19

    上传用户:1051290259

  • 实现6位频率计

    实现6位频率计,防止数据溢出,并对频率进行三分频

    标签: 频率计

    上传时间: 2017-07-02

    上传用户:Divine

  • 基于FPGA的直电机伺服系统的设计的代码

    基于FPGA的直电机伺服系统的设计的代码,VHDL语言。包括前馈控制,AD1674控制模块,ADC0809控制模块,前馈控制模块,分频模块等。

    标签: FPGA 电机伺服 代码

    上传时间: 2014-01-17

    上传用户:wmwai1314

  • VHDL语言描述

    VHDL语言描述,时钟分频,给定CPLD试验板系统时钟设置50M,但由于本作品的需要,我们将系统时钟经过20分频得到DS18B20所需的工作时钟,大约为1.25M。

    标签: VHDL 语言

    上传时间: 2014-12-06

    上传用户:han_zh