电子式互感器与传统电磁式互感器相比,在带宽、绝缘和成本等方面具有优势,因而代表了高电压等级电力系统中电流和电压测量的一种极具吸引力的发展方向。随着信息技术的发展和电力市场中竞争机制的形成,电子式互感器成为人们研究的热点;越来越多的新技术被引入到电子式互感器设计中,以提高其工作可靠性,降低运行总成本,减小对生态环境的压力。本文围绕电子式互感器实用化中的关键技术而展开理论与实验研究,具体包括新型传感器、双传感器的数据融合算法、数字接口、组合式电源、低功耗技术和自监测功能的实现等。 目前电子式电流互感器(ECT)大多数采用单传感器开环结构,对每个环节的精度和可靠性的要求都很高,严重制约了ECT整体性能的提高,影响其实用化。本文介绍了新型传感器~铁心线圈式低功率电流传感器(LPET)和印刷电路板(PCB)空心线圈及其数字积分器,在此基础上设计了一种基于LPCT和PCB空心线圈的组合结构的新型电流传感器。该结构具有并联的特点,结合了这两种互感器的优点,采用数据融合算法来处理两路信号,实现高精度测量和提高系统可靠性,并探索出辨别LPET饱和的新方法。试验和仿真结果表明,这种新型电流传感器可以覆盖较大的电流测量范围,达到IEC 60044-8标准中关于测量(幅值误差)、保护(复合误差)和暂态响应(峰值)的准确度要求,能够作为多用途电流传感器使用。 在电子式电压互感器方面,基于精密电阻分压器的新型传感器在原理、结构和输出信号等方面与传统的电压互感器有很大不同,本文设计了一种可替代10kV电磁式电压互感器的精密电阻分压器。通过试验研究与计算分析,得出其性能主要受电阻特性和杂散电容的影响,并给出了减小其误差的方法。测试结果表明,设计的10kV精密电阻分压器的准确度满足IEC 60044-7标准要求,可达0.2级。 电子式互感器的关键技术之一是内部的数字化以及其标准化接口,本文以10kV组合型电子式互感器为对象设计了一种实用化的数字系统。以精密电阻分压器作为电压传感器,电流传感器则采用基于数据融合算法的LPCT和PCB空心线圈的组合结构。本文首先解决了互感器间的同步与传感器间的内部同步问题,进而依照IEC61850-9-1标准,实现了组合型电子式互感器的100M以太网接口。 电子式电流互感器在高电压等级的应用研究中,ECT高压侧的电源问题是关键技术之一。论文首先分析了两种电源方案:取电CT电源和激光电源。取电CT电源通过一个特制的电流互感器(取电CT),直接从高压侧母线电流中获取电能。在取电CT和整流桥之间设计一个串联电感,大大降低了施加在整流桥上的的感应电压并限制了取电CT的输出电流,起到了稳定电压和保护后续电路的作用。激光电源方案以先进的光电转换器、半导体激光二极管和光纤为基础,单独一根上行光纤同时完成供能和控制信号的传输,在不影响光供能稳定性的情况下,数据通信完成在短暂的供能间隔中。在高电位端控制信号通过在能量变换电路中增加一个比较器电路被提取出来。本文还提出了一种将两种供能方式结合使用的组合电源,并设计了这两种电源之间的切换方法,解决了取电CT电源的死区问题,延长了激光器的使用寿命。作为综合应用实例,设计并完成了以LPCT为传感器、由组合电源供能、采用低功耗技术的高压电子式电流互感器。互感器高压侧的一次转换器能够提供两路传感器数据通道,并且具有温度补偿和采集通道的自校正功能,在更宽温度、更大电流范围内保证了极高的测量精度:互感器低电位端的二次转换器具有数字和模拟接口,可以接收数据并发送命令来控制一次转换器,包括同步和校正命令在内的数据信号可以通过同一根供能光纤传送到一次转换器。该互感器具有在线监测功能,这种预防性维护和自检测功能够提示维护或提出警告,提高了可靠性。系统测试表明:具有低功耗光纤发射驱动电路的一次转换器平均功耗在40mw以下:上行光纤中通信波特率可以达到200kb/s,下行光纤中更是高达2Mb/s;系统准确度同时满足IEC6044-8标准对0.2S级测量和5TPE级保护电子式互感器的要求。
上传时间: 2013-06-09
上传用户:handless
随着对电能应用高效率的要求,基于电力电子技术的非线性负载等开关设备的应用越来越普遍,这些开关设备造成的谐波成分对电网的污染也越来越严重。这些谐波会影响其它电气设备的正常工作,危及电网安全。电力有源滤波器由于能对频率和幅值都变化的谐波进行跟踪补偿,得到了广泛的研究。 本文是在课题组380V、260kVA纯有源电力滤波器项目方案的论证阶段,为提高大容量单台纯有源滤波器的效率和动、稳态性能而做的分析、设计和仿真验证工作。论文首先介绍了通过LCL滤波器与电网相连的并联电力有源滤波器的主电路结构,进而分析了这种主电路结构在大容量和低开关频率场合对开关纹波衰减的优势。通过比较PI控制和状态反馈控制,选取全状态反馈来达到对系统的稳定控制。 将电网处理为扰动输入,对LCL主电路在静止abc坐标系中进行了建模,然后选取系统闭环期望极点设计了控制系统。为消除电网这个外部输入对指令电流跟踪的影响,引入了电压前馈,并从理论上推导了前馈的具体关系式。之后引入了观测器,并把对电网输入的建模考虑进了观测器,消除了电网输入对状态估计和补偿输出造成的偏差。在电力有源滤波器实际安装时,电网进线和变压器的电感是不确定的,其会加在LCL的网侧电感上,从而使对系统基于状态空间的建模产生偏差,因此文章研究了所设计的控制器对LCL网侧电感变化的适应性。为保证电力有源滤波器的稳态指标,对状态反馈后的系统设计了重复控制器。 最后,基于设计的控制器在MATLAB/Simulink环境下建立了对1MW不控整流负载进行补偿的电力有源滤波器系统模型,进行了仿真;并对动静态性能进行了分析,验证了设计和理论分析的正确性。
上传时间: 2013-06-20
上传用户:哇哇哇哇哇
工业生产过程中,时滞对象普遍存在,同时也是较难控制的,尤其是大时滞对象的控制一直都是一个难题。而很多温度控制系统都是属于大时滞系统,常见的智能温度控制器虽然在温度控制的实际应用中表现了比较理想的控制效果,但它仍然属于将参数整定与系统控制分开处理的离线整定方法,如果工况发生变化就必须重新调整参数。针对这一问题,为了实现时滞系统参数自整定的控制,本文将神经网路控制、模糊控制和PID控制结合起来,设计了基于神经网路的模糊自适应PID控制器。 首先,本论文分析了时滞系统的特点,讨论了几种时滞系统较为成熟的常规控制算法:微分先行控制算法、史密斯预估控制算法、大林控制算法,并深入研究了它们的控制性能;并且通过仿真对这三种控制方法在温控系统中的控制性能进行了比较。 其次,在分析PID参数自整定传统方法的基础上,设计了一种改进方法,并设计了相应的控制器。该控制器综合了模糊控制、神经网络控制和PID控制各自的长处,既具备了模糊控制简单有效的控制作用以及较强的逻辑推理功能,也具备了神经网络的自适应、自学习的能力,同时也具备了传统PID控制的广泛适应性。该方法不需要离线整定参数,实现了在线自整定参数。仿真实验表明了该控制器对模型和环境都具有较好的适应能力和较强的鲁棒性。 最后将基于神经网路的模糊自适应PID控制器应用于贝加莱PID温控装置,能够出色地实现参数的在线自整定。理论分析、系统仿真、实验结果都证实了这种控制策略能有效地减少系统超调量,并减少了调节时间,提高了系统的实时性和控制精度。
上传时间: 2013-07-05
上传用户:xinyuzhiqiwuwu
卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。
上传时间: 2013-06-24
上传用户:myworkpost
随着图像处理技术和投影技术的不断发展,人们对高沉浸感的虚拟现实场景提出了更高的要求,这种虚拟显示的场景往往由多通道的投影仪器同时在屏幕上投影出多幅高清晰的图像,再把这些单独的图像拼接在一起组成一幅大场景的图像。而为了给人以逼真的效果,投影的屏幕往往被设计为柱面屏幕,甚至是球面屏幕。当图像投影在柱面屏幕的时候就会发生几何形状的变化,而避免这种几何变形的就是图像拼接过程中的几何校正和边缘融合技术。 一个大场景可视化系统由投影机、投影屏幕、图像融合机等主要模块组成。在虚拟现实应用系统中,要实现高临感的多屏幕无缝拼接以及曲面组合显示,显示系统还需要运用几何数字变形及边缘融合等图像处理技术,实现诸如在平面、柱面、球面等投影显示面上显示图像。而关键设备在于图像融合机,它实时采集图形服务器,或者PC的图像信号,通过图像处理模块对图像信息进行几何校正和边缘融合,在处理完成后再送到显示设备。 本课题提出了一种基于FPGA技术的图像处理系统。该系统实现图像数据的AiD采集、图像数据在SRAM以及SDRAM中的存取、图像在FPGA内部的DSP运算以及图像数据的D/A输出。系统设计的核心部分在于系统的控制以及数字信号的处理。本课题采用XilinxVirtex4系列FPGA作为主处理芯片,并利用VerilogHDL硬件描述语言在FPGA内部设计了A/D模块、D/A模块、SRAM、SDRAM以及ARM处理器的控制器逻辑。 本课题在FPGA图像处理系统中设计了一个ARM处理器模块,用于上电时对系统在图像变化处理时所需参数进行传递,并能实时从上位机更新参数。该设计在提高了系统性能的同时也便于系统扩展。 本文首先介绍了图像处理过程中的几何变化和图像融合的算法,接着提出了系统的设计方案及模块划分,然后围绕FPGA的设计介绍了SDRAM控制器的设计方法,最后介绍了ARM处理器的接口及外围电路的设计。
上传时间: 2013-04-24
上传用户:ynsnjs
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要求,对系数放大512倍并取整,并用Matlab对数字滤波器原理进行了证明。同时简述了EDA技术和FPGA设计流程。 其次,论文说明了FIR数字滤波器模块的划分,并用Verilog语言在Modelsim环境下进行了功能测试。对于数字滤波器系数中的-1,-2,4这些简单的系数乘法直接进行移位和取反,可以极大的节省资源和优化设计。而对普通系数乘法采用4-BANT(4bits-at-a-time)的并行算法,用加法累加快速实现了乘积的运算;另外,在本设计进行部分积累加时,采用舍取冗余位,主要是根据设计时已对系数进行了放大,而输出时又要将结果相应的缩小,所以在累加时,提前对部分积缩小,从而减少了运算量,从时间和资源上都得到了优化。 论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。仿真结果表明:本16阶FIR数字滤波器设计能够实现截止频率为1MHz的低通滤波,并且工作频率可达150MHz以上。
上传时间: 2013-05-24
上传用户:qiaoyue
FPGA(Field Programmable Gate Arrays)是目前广泛使用的一种可编程器件,FPGA的出现使得ASIC(Application Specific Integrated Circuits)产品的上市周期大大缩短,并且节省了大量的开发成本。目前FPGA的功能越来越强大,满足了目前集成电路发展的新需求,但是其结构同益复杂,规模也越来越大,内部资源的种类也R益丰富,但同时也给测试带来了困难,FPGA的发展对测试的要求越来越高,对FPGA测试的研究也就显得异常重要。 本文的主要工作是提出一种开关盒布线资源的可测性设计,通过在FPGA内部加入一条移位寄存器链对开关盒进行配置编程,使得开关盒布线资源测试时间和测试成本减少了99%以上,而且所增加的芯片面积仅仅在5%左右,增加的逻辑资源对FPGA芯片的使用不会造成任何影响,这种方案采用了小规模电路进行了验证,取得了很好的结果,是一种可行的测试方案。 本文的另一工作是采用一种FPGA逻辑资源的测试算法对自主研发的FPGA芯片FDP250K的逻辑资源进行了严格、充分的测试,从FPGA最小的逻辑单元LC开始,首先得到一个LC的测试配置,再结合SLICE内部两个LC的连接关系得到一个SLICE逻辑单元的4种测试配置,并且采用阵列化的测试方案,同时测试芯片内部所有的逻辑单元,使得FPGA内部的逻辑资源得完全充分的测试,测试的故障覆盖率可达100%,测试配置由配套编程工具产生,测试取得了完满的结果。
上传时间: 2013-06-11
上传用户:唐僧他不信佛
台达内部研发培训教程,相当专业,适合开发者学习
上传时间: 2013-04-24
上传用户:branblackson
在工业过程中,许多对象具有滞后特性,由于纯滞后的存在,使得系统的超调量变大,调节时间变长。因此滞后过程被公认为较难控制的对象,而且纯滞后占整个动态过程的时间越长,难控的程度越大。所以大纯滞后对象的控制一直是困扰自动控制和计算机应用领域的一大难题。而这类对象又广泛存在于石油、化工、酿造、制药、冶金等工业生产过程中。因此对该问题的研究具有重大的实际意义。 传统的PID配合Smith预估补偿器的控制方法,对模型误差反映比较灵敏,当存在建模误差或干扰时,控制效果并不能取得令人满意的效果。近年来随着模糊控制、神经网络控制等智能控制研究的不断深入,有些学者将它们与Smith预估控制、PID控制及预测控制等相结合,提出了针对不确定大滞后系统的新的控制方法。虽然有些控制方案效果不错,但系统的复杂程度和调试难度也随之增加。因此设计简单、快速、可靠的控制器,仍是一个重大课题。 本文首先介绍了大滞后过程的控制特点,概述了常用的大滞后过程的控制方法及其优缺点。接着概要地介绍了嵌入式系统的优点、发展历史、现状及前景。并针对性地介绍了ARM控制器的概况以及它的应用领域。然后本文针对大滞后对象提出了自抗扰控制器与Smith预估补偿器相结合的设计方案。通过仿真对比了本方案、PID配合Smith预估补偿器及单一的自抗扰控制器的控制效果,表明自抗扰控制器与Smith预估补偿器的结合有效地改善了大滞后对象的控制效果,增强了系统的鲁棒性和抗干扰能力。为验证该控制方案的实际控制效果,我们以PCT-II型过程控制实验装置中的具有大滞后特性的盘管内部的温度为被控对象,以JX44BO开发板作为主要的控制平台设计并完成大滞后控制实验。所以接下来本文介绍了实现这个嵌入式温度大滞后控制系统所涉及到的硬件平台、系统框图以及实验内容。然后本文介绍了嵌入式控制平台的控制界面以及各个主要功能的程序的实现,以及远程客户端程序在以太网通讯方面的程序实现和远程客户端程序的操作界面。最后本文给出了本次实验的参数设置以及最终的实验结果。实验结果表明在实际应用中本文所提出的方案对于大滞后对象具有较好的控制效果。
上传时间: 2013-06-11
上传用户:baitouyu
●抗线路接反功能可在线路跨接出错时为技术员节省查找故障所消耗的大量时间; ●采用与 RS-485 相同的外引脚,无需重新设计电路板; ●总线引脚能承受 –35V 至 +40V 之间的故障,可为典型 24 Vac HVAC 电源最大限度地降低直接短路所造成的损害; ●多达 32 个节点的高输入阻抗可在统一网络上支持多节点,无需中继器,从而可降低系统成本
标签:
上传时间: 2013-06-22
上传用户:624971116