虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

后端设计

  • 以mplayer为后端的QT gui播放器。

    以mplayer为后端的QT gui播放器。

    标签: mplayer gui 后端 播放器

    上传时间: 2017-03-03

    上传用户:Yukiseop

  • 动态进程管理的MPI的服务端设计。。。。。。

    动态进程管理的MPI的服务端设计。。。。。。

    标签: MPI 动态 进程 服务端

    上传时间: 2013-12-05

    上传用户:diets

  • JDK1.4编译器后端

    JDK1.4编译器后端,希望对写编译器的朋友有帮助

    标签: JDK 1.4 编译器 后端

    上传时间: 2014-11-26

    上传用户:kernaling

  • 网页编程是一门很好的语言.学会后可以设计自己的网站。

    网页编程是一门很好的语言.学会后可以设计自己的网站。

    标签: 编程 语言 网站

    上传时间: 2017-06-01

    上传用户:xg262122

  • 网络考试系统 (1)用户注册(2)在线考试(3)在线练习等等。后端通过系统管理员管理包括:(1)用户及权限管理(2)试卷管理(3)成绩管理(4)试题管理(5)题库管理(6)考生信息管理等等。

    网络考试系统 (1)用户注册(2)在线考试(3)在线练习等等。后端通过系统管理员管理包括:(1)用户及权限管理(2)试卷管理(3)成绩管理(4)试题管理(5)题库管理(6)考生信息管理等等。

    标签: 用户 网络考试 后端

    上传时间: 2013-11-27

    上传用户:ynwbosss

  • 题目1 FTP客户端与服务器端设计 题目2 邮件服务系统设计 题目3 HTTP通信系统设计

    题目1 FTP客户端与服务器端设计 题目2 邮件服务系统设计 题目3 HTTP通信系统设计

    标签: HTTP FTP 系统设计 服务器

    上传时间: 2014-01-27

    上传用户:CSUSheep

  • 集成电路设计制造中EDA工具实用教程

    《集成电路设计制造中EDA工具实用教程》共17章,分为三个部分。第一部分介绍半导体工艺和半导体器件仿真工具,分别介绍了Synopsys公司的TSUPREM4/MEDICI,ISE TCAD和Silvaco公司的Athena/Atlas等TCAD工具及其使用,并以ESD静电放电防护器件的设计及验证为实例介绍这些软件工具的应用。第二部分介绍了模拟集成电路设计工具的应用,辅以典型模拟IC电路的设计实例,以Cadence设计流程中的工具为主,同时也介绍了业界常用的Synopsys的Hspice电路仿真工具和Mentor Graphics的Calibre版图验证工具。第三部分为数字集成电路的设计工具使用教程,分别介绍了用Matlab进行系统级验证、用ModelSim和NC-Verilog进行HDL描述和仿真、用Xilinx ISE进行EPGA验证设计、用Synopsys的Design Compiler工具进行逻辑综合以及使用Cadence的SE和SOC Encounter进行IC后端设计等。最后介绍了可测性设计的基本概念和流程。

    标签: 集成电路 eda

    上传时间: 2022-07-16

    上传用户:zhaiyawei

  • 静态时序分析

    静态时序分析,是IC design后端设计中最基本的基础部分

    标签: 静态时序分析

    上传时间: 2014-01-01

    上传用户:zhaiyanzhong

  • 基于FPGA的DDS信号源设计.rar

    作为电子类专业学生,实验是提高学生对所学知识的印象以及发现问题和解决问题的能力,增加学生动手能力的必须环节。本设计的目的就是开发一套满足学生实验需求的信号源,基于此目的本信号源并不需要突出的性能,但经济上要求低成本,同时要求操作简单,能够输出多种波形,并且利于学生在此平台上认识信号源原理,同时方便在此平台上进行拓展开发。 设计中运用虚拟仪器技术将计算机屏幕作为仪器面板,采用EPP接口,同时在FPGA上开发控制电路,为后续开发留下了空间,同时节省了成本。本设计采用地址线16位,数据线12位的静态RAM作为信号源的波形存储器,后端采用两种滤波类型对需要滤波的信号进行滤波。启动信号时软件需要先将波形数据预存在存储器中便于调用,最后得到的结果基本满足教学实验的需求。 本文结构上首先介绍了直接采用DDS芯片制作信号源的利弊,及作者采用这种设计的初衷,然后介绍了信号源的整体结构,总体模块。以下章节首先介绍FPGA内部设计,包括总体结构和几大部分模块,包括:时钟产生电路,相位累加器,数据输入控制电路,滤波器控制电路,信号源启动控制电路。 然后介绍了其他模块的设计,包括存储器选择,幅度控制电路的设计以及滤波器电路的设计,本设计的幅度控制采用两级DA级联,以及后端电阻分压网络调节的方式进行设计,提高了幅度调节的范围。对于滤波器的设计,依据不同的信号频率,分成了4个部分,对于500K以下的信号采用的是二阶巴特沃斯有源低通滤波,对于500K以上至5M以下信号采用的五阶RC低通滤波器。 在软件设计部分,分成两个部分,对于底层驱动程序采用以Labwindows/CVI为平台进行开发,利用其编译和执行速度快,并且和LabVIEW能够很好连接的特性。对于上层控制软件,采用以LabVIEW为平台进行开发,充分利用其图化设计,易于扩展。 论文最后对所做工作进行了总结,提出了进一步改进的方向。

    标签: FPGA DDS 信号源

    上传时间: 2013-04-24

    上传用户:afeiafei309

  • 64位MIPS微处理器的模块设计和FPGA验证

      作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。  与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段。我国已结束无“芯”的历史,并向设计出更高性能处理器的目标迈进。  艾科创新微电子公司的VEGA处理器,是公司凭借自己的技术力量和科研水平设计出的一款64位高性能RSIC微处理器。该处理器基于MIPSISA构架,采用五级流水线的设计,并且使用了高性能处理器所广泛采用的虚拟内存管理技术。设计过程中采用自上而下的方法,根据其功能将其划分为取指、译码、算术逻辑运算、内存管理、流水线控制和cache控制等几个功能块,使得我们在设计中能够按照其功能和时序要求进行。  本文的首先介绍了MIPS微处理器的特点,通过对MIPS指令集和其五级流水线结构的介绍使得对VEGA的设计有了一个直观的认识。在此基础上提出了VEGA的结构划分以及主要模块的功能。作为采用虚拟内存管理技术的处理器,文章的主要部分介绍了VEGA的虚拟内存管理技术,将VEGA的内存管理单元(MMU)尤其是内部两个翻译后援缓冲(TLB)的设计作为重点给出了流水线处理器设计的方法。结束总体设计并完成仿真后,并不能代表设计的正确性,它还需要我们在实际的硬件平台上进行验证。作为论文的又一重点内容,介绍了我们在VEGA验证过程中使用到的FPGA的主要配置单元,FPGA的设计流程。VEGA的FPGA平台是一完整的计算机系统,我们利用在线调试软件XilinxChipscope对其进行了在线调试,修正其错误。  经过模块设计到最后的FPGA验证,VEGA完成了其逻辑设计,经过综合和布局布线等后端流程,VEGA采用0.18工艺流片后达到120MHz的工作频率,可在其平台上运行Windows-CE和Linux嵌入式操作系统,达到了预计的设计要求。  

    标签: MIPS FPGA 微处理器 模块设计

    上传时间: 2013-07-07

    上传用户:标点符号