基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在单元体内部,事先计算出卷积系数。
上传时间: 2013-10-12
上传用户:kz_zank
在高速数字电路飞速发展的今天,信号的频率不断提高, 信号完整性设计在P C B设计中显得日益重要。其中由于传输线效应所引起的信号反射问题是信号完整性的一个重要方面。本文研究分析了高速PCB 设计中的反射问题的产生原因,并利用HyperLynx 软件进行了仿真,最后提出了相应的解决方法。
上传时间: 2013-12-18
上传用户:lht618
讨论了高速PCB 设计中涉及的定时、反射、串扰、振铃等信号完整性( SI)问题,结合CA2DENCE公司提供的高速PCB设计工具Specctraquest和Sigxp,对一采样率为125MHz的AD /DAC印制板进行了仿真和分析,根据布线前和布线后的仿真结果设置适当的约束条件来控制高速PCB的布局布线,从各个环节上保证高速电路的信号完整性。
上传时间: 2013-12-26
上传用户:niumeng16
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-10-13
上传用户:lml1234lml
本文介绍了采用光连续波反射法(OCWR) 技术的光回波损耗测试仪的校准内容和校准方法。校准内容包括内部光源的校准、光功率计的校准、回波损耗校准件的校准、回波损耗测量准确度的校准等诸多方面,着重介绍了校准回波损耗测量准确度的校准方法- 光回波损耗无源模拟法和有源模拟法,并介绍了无源模拟法和有源模拟法所使用的标准仪器和计算公式以及不确定度评定。经对多台光回波损耗测试仪的校准,表明本校准方法准确可行,满足了客户的需求。
上传时间: 2015-01-03
上传用户:as275944189
基于删除平均(CM)和单元平均(CA)提出了一种新型的恒虚警率检测器,它采用CM和CA产生局部估计,再将这两个局部估计与检测单元进行比较,取逼近于检测单元的局部估计作为总的杂波功率估计。在SwerlingⅡ型目标假设和高斯杂波下,推导出它的检测概率Pd和虚警概率Pfa的解析表达式。
上传时间: 2014-08-19
上传用户:hn891122
提出了一种基于核心处理单元为Altera NiosⅡ的SoPC的智能低应变反射波检测系统。介绍了低应变反射波检测法,探讨了系统具体的软硬件设计。系统的主要目的是使复杂电子系统可在单块FPGA上实现,该系统在基桩完整性检测中具有广阔的应用前景,并能通过适当改进,应用于其他工程检测中。
上传时间: 2013-11-20
上传用户:二驱蚊器
多抽样率频率抽样FIR 数字滤波器设计
上传时间: 2015-01-11
上传用户:维子哥哥
一种QPSK调制解调算法的误码率仿真
上传时间: 2013-12-31
上传用户:zq70996813
微软亚洲研究院论文:基于对象组播中可扩展视频流的打包和自适应数率控制机制
上传时间: 2013-12-06
上传用户:三人用菜