CC2530是TI第二代ZigBee® / IEEE 802.15.4 RF片上系统,用于2.4 GHz免执照ISM频带。该芯片为工业级应用提供了最先进的选择性/兼容性、优秀的链路预算,并且支持低电压操作。
上传时间: 2013-10-27
上传用户:zhqzal1014
研究基于IP 无线网络中精细粒度可伸缩性( FGS) 视频的传输。基于包交换的IP 无线网络通常由两段链路组成: 有线链路和无线链路。为了处理这种混合网络中不同类型数据包的丢失情况, 对FGS 视频增强层数据运用了一个具有比特平面间不平等差错保护(BPUEP) 的多乘积码前向纠错(MPFEC) 方案进行信道编码。对FGS 增强层每一个比特平面(BP) , 在传输层, 采用里德—索罗蒙码(RS) 提供比特平面间的保护; 而在链路层, 则运用循环冗余校验码(CRC) 串联率兼容穿孔卷积码(RCPC) 提供数据包内保护。还提出了一个率失真优化的信源—信道联合编码的码率配置方案, 仿真结果显示出该方案在提高接收端视频质量方面的优势。
上传时间: 2013-11-14
上传用户:1234567890qqq
01-接入分册• 01-ATM和DSL接口配置• 02-CPOS接口配置• 03-POS接口配置• 04-以太网接口配置• 05-WAN接口配置• 06-ATM配置• 07-DCC配置• 08-DLSW配置• 09-帧中继配置• 10-GVRP配置• 11-HDLC配置• 12-LAPB和X.25 配置• 13-链路聚合配置• 14-MODEM配置• 15-端口镜像配置• 16-PPP配置• 17-网桥配置• 18-ISDN配置• 19-MSTP配置• 20-VLAN配置• 21-端口隔离配置• 22-动态路由备份配置• 23-逻辑接口配置
上传时间: 2013-11-25
上传用户:europa_lin
LTE基站误码率测试是基站射频测试中最为关键的测试项目之一,提出一种快速、高效的测试方法和测试架构。该方案采用基站射频板作为数据采集卡、完成上行链路的解调和模拟信号转换成I/Q数据功能,利用ADS、MATLAB搭建上行信道的同步、解码功能。测试表明该方案的测试精度达到 0.2dB,完全满足研发和生产中测试上行相关射频指标的功能需求, 同时本设计还具有开发周期短、投资成本低,操作简便、很强的跨系统移植能力。
上传时间: 2013-11-17
上传用户:xhwst
研究利用IGSO 星座提供卫星移动通信业务所涉及到的星座覆盖性能、多普勒频移及业务支持能力等问题。研究表明,采用2 颗或3 颗IGSO 卫星构成的星座能够对我国区域提供较好的覆盖性能(单星和多星覆盖率及平均通信仰角),而引入的多普勒频移并不大。链路计算结果表明,采用IGSO 卫星能够有效解决GEO 卫星在高纬度区域的低仰角问题,并能用比较小的IGSO 卫星来达到非常大的GEO 卫星才能实现的性能。因此,采用IGSO 的区域卫星移动通信系统具有较好的技术可行性。
上传时间: 2013-10-14
上传用户:lhll918
第一章 引论 1.1 计算机网络和协议 1.1.1 计算机网络 1.1.2 协 议 1.1.3 计算机网络体系结构 1.2 局域网 1.2.1 概 述 1.2.2 局域网协议 1.3 现场总线 1.3.1 背景和发展 1.3.2 概念和主要特点 1.4 控制器局部网(CAN) 1.4.1 CAN的分层结构 1.4.2 逻辑链路控制(LLC)子层 1.4.3 媒体访问控制(MAC)子层 1.4.4 物理层 第二章 CAN控制器及有关器件
上传时间: 2013-10-12
上传用户:qwer0574
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-10-13
上传用户:lml1234lml
因为PCIE 3.0信号的速率可以达到8Gb/s,而且链路通道走线也可能会很长,这可能会导致高速信号衰减过大,在接收端无法得到张开的眼图。因此在PCIE 3.0的Tx和Rx端均使用了均衡设置,以补偿长链路时高速信号的衰减。
上传时间: 2013-10-27
上传用户:894448095
pcie基本概念及其工作原理介绍:PCI Express®(或称PCIe®),是一项高性能、高带宽,此标准由互连外围设备专业组(PCI-SIG)制 订,用于替代PCI、PCI Extended (PCI-X)等基于总线的通讯体系架构以及图形加速端口(AGP)。 转向PCIe主要是为了实现显著增强系统吞吐量、扩容性和灵活性的目标,同时还要降低制造成本,而这 些都是基于总线的传统互连标准所达不到的。PCI Express标准在设计时着眼于未来,并且能够继续演 进,从而为系统提供更大的吞吐量。第一代PCIe规定的吞吐量是每秒2.5千兆比特(Gbps),第二代规 定的吞吐量是5.0 Gbps,而最近公布PCIe 3.0标准已经支持8.0 Gbps的吞吐量。在PCIe标准继续充分利 用最新技术来提供不断加大的吞吐量的同时,采用分层协议也便于PCI向PCIe的演进,并保持了与现有 PCI应用的驱动程序软件兼容性。 虽然最初的目标是计算机扩展卡以及图形卡,但PCIe目前也广泛适用于涵盖更广的应用门类,包括网络 组建、通信、存储、工业电子设备和消费类电子产品。 本白皮书的目的在于帮助读者进一步了解PCI Express以及成功PCIe成功应用。 PCI Express基本工作原理 拓扑结构 本节介绍了PCIe协议的基本工作原理以及当今系统中实现和支持PCIe协议所需要的各个组成部分。本节 的目标在于提供PCIe的相关工作知识,并未涉及到PCIe协议的具体复杂性。 PCIe的优势就在于降低了复杂度所带来的成本。PCIe属于一种基于数据包的串行连接协议,它的复杂度 估计在PCI并行总线的10倍以上。之所以有这样的复杂度,部分是由于对以千兆级的速度进行并行至串 行的数据转换的需要,部分是由于向基于数据包实现方案的转移。 PCIe保留了PCI的基本载入-存储体系架构,包括支持以前由PCI-X标准加入的分割事务处理特性。此 外,PCIe引入了一系列低阶消息传递基元来管理链路(例如链路级流量控制),以仿真传统并行总线的 边带信号,并用于提供更高水平的健壮性和功能性。此规格定义了许多既支持当今需要又支持未来扩展 的特性,同时还保持了与PCI软件驱动程序的兼容性。PCI Express的先进特性包括:自主功率管理; 先进错误报告;通过端对端循环冗余校验(ECRC)实现的端对端可靠性,支持热插拔;以及服务质量(QoS)流量分级。
上传时间: 2013-11-29
上传用户:zw380105939
该程序类似于tcpdump软件,可用于分析链路层至传输层的信息包,该目录包含该程序的源代码。详细信息请查看本目录下的readme文档。
上传时间: 2015-02-07
上传用户:CSUSheep