利用数控分频器设计硬件电子琴.硬件电子琴电路模块设计
上传时间: 2013-11-28
上传用户:Shaikh
pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频
上传时间: 2017-01-03
上传用户:yd19890720
小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技术的 发展和应用。文章最后给出了在GHz 量级上实现的这种新型小数分频合成器的应用电路, 并测得良好的相噪性能。
上传时间: 2017-01-04
上传用户:498732662
1 8位加法器的设计 2 分频电路 3 数字秒表的设计
上传时间: 2014-01-02
上传用户:hn891122
数控分频器的设计 数控分频器的功能就是当在输入端给定不同输入数据时,将对输入的时钟信号有不同的分频比,例3的数控分频器就是用计数值可并行预置的加法计数器设计完成的,方法是将计数溢出位与预置数加载输入信号相接即可。
上传时间: 2013-12-11
上传用户:黑漆漆
奇数分频和倍频(只需修改参数就可以实现较难得基数分频和倍频)
上传时间: 2013-12-17
上传用户:zhangyi99104144
电子琴VHDL程序包含有:顶层程序、音阶发生器程序、数控分频模块程序和自动演奏模块程序
上传时间: 2014-01-09
上传用户:ccclll
半整数分频器的设计 请不要上传有版权争议的内容和木马病毒代码
上传时间: 2014-08-16
上传用户:trepb001
对外部输入的高频脉冲信号进行分频,应用于FPGA/CPLD .
上传时间: 2017-01-17
上传用户:exxxds
这是我在ISP编程实验中独立编写的一个采用行为描述方式实现的分频器,通过两个并行进程对输入信号CLK进行8分频,占空比为1:7
上传时间: 2017-01-19
上传用户:xiaohuanhuan