虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

您现在的位置是:虫虫下载站 > 资源下载 > 技术资料 > 数字相关器同步检测算法及FPGA实现

数字相关器同步检测算法及FPGA实现

  • 资源大小:3608 K
  • 上传时间: 2024-01-24
  • 上传用户:ddk
  • 资源积分:2 下载积分
  • 标      签: FPGA 数字相关器 同步

资 源 简 介

本论文针对上述单向通信环境下的一种突发信号,研究了如何从中频信号中提取同步信息以供有用数据分离的算法.首先,分析了单脉冲头检测的性能指标,由于其可靠性太低,转而研究多脉冲头联合检测算法,分析表明其性能得到了大幅提高,但其仍存在一些不足.受相关器思路的启发,又研究了多脉冲头联合相关检测算法,对其性能的分析表明此种方案优于上述两种算法.在对此方案的仿真中发现:由于判决门限的原因,在信号帧脉冲出现前有伪同步的现象.为此,提出了信号包络检测加多脉冲头联合相关检测的算法以消除伪同步.针对信号包络检测算法,分析了直接过门限法、多样值累加法以及加正负矩形窗三种方法,理论分析及仿真表明加正负矩形窗方法的性能指标优于其余两种方法.为了保证此方法的正确运用,论文又讨论了加窗法在实际运用中要考虑的一些问题.针对单频干扰,又介绍了消除单频干扰的方法.为了基带波形的判决输出,讨论了位同步的获取方法,并引出最佳判决点搜索方法.

相 关 资 源