基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
资源简介:基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
上传时间: 2013-12-23
上传用户:ztj182002
资源简介:基于FPGA的等精度数字频率计实现等精度的频率计
上传时间: 2013-12-28
上传用户:jyycc
资源简介:基于FPGA的自适应滤波器的实现。采用Verilog编程,2阶滤波器。
上传时间: 2017-07-15
上传用户:ve3344
资源简介:该文档为基于FPGA的自适应LMS算法的实现简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2021-11-29
上传用户:XuVshu
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-06-05
上传用户:wys0120
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-04-24
上传用户:qqoqoqo
资源简介:数字频率计是电工电子中常用的测量仪器,数字频率计通过用输入待测信号对一特定长度的信号进行计数,从而得出频率并通过数码管直观的显示出来。本文提出了一种与输入同步的数字频率计的设计,提高了频率计的精度,设计采用Multisim软件进行设计和仿真的过程,介绍...
上传时间: 2022-05-08
上传用户:
资源简介:自适应滤波器是统计信号处理的一个重要组成部分。在实际应用中,由于没有充足的信息来设计固定系数的数字滤波器,或者设计规则会在滤波器正常运行时改变,因此我们需要研究自适应滤波器。凡是需要处理未知统计环境下运算结果所产生的信号或需要处理非平稳信号...
上传时间: 2013-07-11
上传用户:W51631
资源简介:一个用DCT的数字水印毕业论文。本文重点研究了基于DCT的低频水印算法、基于DCT的中频水印算法和基于DCT的自适应视频水印方案。
上传时间: 2015-11-02
上传用户:330402686
资源简介:基于凌阳单片机的简易语音数字频率计源码.实验了语音播报测量的频率,幅度值等.
上传时间: 2014-09-06
上传用户:jiahao131
资源简介:数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,...
上传时间: 2013-12-31
上传用户:1079836864
资源简介:在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无...
上传时间: 2013-05-18
上传用户:450976175
资源简介:本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的...
上传时间: 2013-05-24
上传用户:qiaoyue
资源简介:本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的...
上传时间: 2013-07-15
上传用户:lanwei
资源简介:基于FPGA的可编程数字滤波器系统,基于FPGA的数字滤波器的设计与实现,基于FPGA流水线分布式算法的FIR滤波器的实现
上传时间: 2013-08-11
上传用户:sz_hjbf
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2013-08-18
上传用户:问题问题
资源简介:基于TMS320C32的自适应滤波程序,已调试通过.可以和低通滤波做比较 观察其优点 开发环境
上传时间: 2013-12-24
上传用户:cuiyashuo
资源简介:通过最速下降算法研究基于梯度的自适应方法,最速下降是递归的,滤波器计算是一步步迭代进行
上传时间: 2015-06-15
上传用户:qilin
资源简介:该文件用于基于MPEG4的自适应传输研究,希望对大家有帮助
上传时间: 2015-08-27
上传用户:epson850
资源简介:自己写的基于LMS的自适应噪声抵消,例子是对一WAV声频信号去噪,效果不错,对这方面感兴趣的可以
上传时间: 2015-08-28
上传用户:无聊来刷下
资源简介:很好的自适应数字滤波器ppt!希望你喜欢!
上传时间: 2015-11-02
上传用户:极客
资源简介:基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。
上传时间: 2016-03-10
上传用户:cc1915
资源简介:基于VHDL的8位十进制频率计的详细设计。
上传时间: 2016-03-19
上传用户:jjj0202
资源简介:51单片机开发的等精度数字频率计,实现计数0-
上传时间: 2013-12-31
上传用户:sqq
资源简介:基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等
上传时间: 2016-09-06
上传用户:1583060504
资源简介:Verilog HDL下的4 位数字频率计控制模块源代码
上传时间: 2016-11-25
上传用户:ainimao
资源简介:本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。
上传时间: 2017-06-05
上传用户:dyctj
资源简介:基于DSP的自适应滤波LMS算法的研究和实现。自适应算法的解释及仿真实现,以及在单片机的应用
上传时间: 2013-12-25
上传用户:lanhuaying
资源简介:基于DSP的自适应滤波器的设计与实现(C54x上实现)的源代码,采用C和汇编混合编程,希望对大家有用...
上传时间: 2013-12-23
上传用户:cxl274287265
资源简介:该pdf描述的是简易数字频率计的设计与分析, 希望对设计到数字频率计的朋友有点用处。
上传时间: 2017-07-29
上传用户:ls530720646