一种基于FPGA的曼彻斯特编译码电路设计
上传时间: 2013-11-14
上传用户:geshaowei
一种基于FPGA的曼彻斯特编译码电路设计
上传时间: 2013-11-18
上传用户:洛木卓
指令译码电路的设计。 主要用在数字电路的设计中。 所用语言为Verilog HDL.
上传时间: 2015-05-02
上传用户:h886166
各种解码译码电路模型的VerilogHDL描述
标签: VerilogHDL 解码 模型 译码电路
上传时间: 2015-06-24
上传用户:q123321
利用查表程序可以完成BCD与七段码的转换,从而取代硬件七段译码电路,查表程序本身并无复杂之处, 需要注意的是七段码的取值,因为七段数码管有共阳极及共阴极之分. 共阳极是低电平有效时有效输入。 共阴极是高电平时有效输入(所以在C51单片机要使发光二极管点亮, 数码管是共阳极的就要让I/O口的电位变为低电位.如果是共阴极的就是合I/O口的电位变为高电位), 因些不同的器件会有不同的数码值。 另外引脚信号与码位的对应关系也会影响码值, 即引脚可以由高到低排列(7-1),也可以由低到高排列(1-7)。 本实验的数码管为共阳极,采用由高到低的排列(特别说明.本站的学习工具全部为共阳极接法)。 例如对应0的二进制代码为11000000本实验在推出的实验板及学习套件上可直接使用。
上传时间: 2016-01-05
上传用户:dsgkjgkjg
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2016-06-10
上传用户:kristycreasy
使用VHDL硬件描述语言边写的奇偶校验程序和3-8译码电路程序
上传时间: 2016-06-26
上传用户:xfbs821
掌握译码电路原理与连线、Inte8253控制工作方式与连线、发光二极管控制原理与电路 接线、编写程序、调试运行
上传时间: 2016-08-01
上传用户:aappkkee
数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。
上传时间: 2017-02-01
上传用户:refent
VHDL语言描述的二进制十进制译码电路,已经编译完成
上传时间: 2013-12-05
上传用户:kelimu