Protel 99se 层次设计详细讲解\r\n设计复杂系统的好工具\r\n模块化简单明了
上传时间: 2013-09-11
上传用户:zsjzc
元件例化与层次设计,verilog 实例说明
上传时间: 2015-06-19
上传用户:3到15
4位乘法器,4位除法器 8位数据锁存器,8位相等比较器,带同步复位的状态 机,元件例化与层次设计,最高优先级编码器
上传时间: 2014-12-07
上传用户:pompey
vhdl进行高层次设计,对于做工程的很有。源程序还是有介绍.
上传时间: 2016-04-17
上传用户:GHF
学习7段数码显示译码器设计、多层次设计方法、和总线数据输入方式的仿真。
上传时间: 2014-01-25
上传用户:nairui21
通过设计一个较为简单的《小型公司工资管理系统》,进一步熟悉C++中类的概念、类的封装、继承的实现方式。了解系统开发的需求分析、类层次设计、模块分析、编码测试、模块组装与整体调试的全过程,加深对C++的理解与Visual C++环境的使用;逐步熟悉程序设计的方法,并养成良好的编程习惯
上传时间: 2017-08-25
上传用户:erkuizhang
Protel 99se 层次设计详细讲解 设计复杂系统的好工具 模块化简单明了
上传时间: 2014-09-05
上传用户:cccole0605
电子工程(报告) >> [数字电子课程设计] 七段数码显示译码器设计[数字电子课程设计] 七段数码显示译码器设计 购买...(1)学习7数码显示译码器设计 (2)学习VHDL的多层次设计方法。 二、设计任务及要求: (1)实验内容1:说明程序1的...
上传时间: 2013-12-24
上传用户:sclyutian
随着以太网技术的不断发展,网络的传输速度已经由最初的10M发展到现在的10,000M。用可编程逻辑器件(FPGA)实现以太网控制器与其它SOC系统的互连成为当前的研究热点。本文阐述了MAC层的FPGA设计、仿真及测试;介绍了整个系统的内部结构、模块划分,并对各个模块的设计过程进行了详细阐述,接着介绍了开发环境和验证工具,同时给出测试方案、验证数据、实现结果及时序仿真波形图。 对MAC层的主要功能模块如:发送模块、接收模块、MAC流程控制模块、寄存器模块、MⅡ接口模块和主机接口模块以及CRC,CSMA/CD,HASH表等算法给出了基于FPGA及硬件描述语言的解决方法。 本课题针对以下三个方面进行了研究并取得一定的成果: 1)FPGA开发平台的硬件实现。选用Xilinx公司的XC3S1000-FT256-4-C和ATMEL公司的ARM9200作为测试的核心器件,采用LXT971芯片作为物理层芯片,AT91RM9200作为数据输入源和双blockram作为帧缓存搭建FPGA硬件验证开发平台。 2)基于FPGA实现以太网控制器。用VerilogHDL语言构建以太网控制器,实现CSMA/CD协议、10M/100M自适应以及与物理层MⅡ接口等。 3)采用片上系统通用的WS接口。目的是便于与具有通用接口的片上系统互连,也为构建SOC上处理器提供条件。 本论文实现了一个基于WS总线接口可裁减的以太网MAC控制器IP软核,为设计具有自主知识产权的以太网MAC控制器积累了经验。同时,为与其它WS接口的控制器实现直接互连创造了条件,对高层次设计这一先进ASIC设计方法也有了较为深入的认识。
上传时间: 2013-07-17
上传用户:bruce
本书以层次设计概念为基础,据此,我们可根据系统在某一时间重要的细节来确定在不 同层次上来对系统进行观察。由于每个复杂的系统是从单个的二进制位开始而产生的,所以 将系统分析分解成多个层次是有意义的。层次方法使我们可以“放大”系统以研究其细节, 并可“缩小”整个系统来检查整个系统的行为。需要记住的重要一点是,层次的每个级别仅 仅是对同一网络的不同观察方法。我们可以从底层开始,并从简单到复杂,逐步向上完成设 计,或者也可以从顶层入手,逐步向下完成设计。每个顶层都可能与其他的所有层次相联系。 有时这种联系很明显;而其他时候这种联系可能因细节问题而变得模糊。
上传时间: 2013-04-24
上传用户:bruce