虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

zynq引脚定义

  • 本文档详细介绍JHD162A的各个脚和内部结构

    本文档详细介绍JHD162A的各个脚和内部结构,并对有关引脚的设置作了详细的说明

    标签: 162A JHD 162 文档

    上传时间: 2017-09-08

    上传用户:yan2267246

  • At89c52和存储器lcd1602的管脚链接

    这是lcd1602和单片机连接的引脚图,还有单片机和存储器以及复位电路的原理图

    标签: 单片机 lcd1602

    上传时间: 2015-05-06

    上传用户:pocket112

  • 通用集成电路速查手册

     为满足和适应不同读者更多、更新的需要与要求,《通用集成电路速查手册》增加了“主要集成电路厂商及传媒的因特网网址”、“常见集成电路型号前缀及使用厂家”、“常见集成电路厂商商标或图标”、“集成电路命名方法”、“书中英文萦略语及用作芯片引脚时的定义”第六个附录,为读者迅速查找各种新型或专用集成电路的生产、供货厂家提供极大方便。

    标签: 通用集成电路速查手册

    上传时间: 2015-07-01

    上传用户:yice

  • LPC2138控制液晶的程序

    LPC2138控制液晶的程序,亲测好用,晚上对这方面的资料比较少,该资料是将相关的引脚都用宏定义写出,方便移植

    标签: 2138 LPC 控制 液晶 程序

    上传时间: 2016-11-15

    上传用户:mailonghua

  • Cadence完全学习手册-高清版(上)

    cadence完全学习手册pdf版是一本介绍cadence spb16.2软件的图书,由兰吉昌等编写,化学工业出版发行,全书分为原理篇、元件篇、PCB篇和仿真篇四大部分内容介绍,想要学习的朋友可以到本站下载该手册。 cadence完全学习手册简介: 拥有丰富的内容和实例可以给读者全方位的学习指导,从而带领读者从入门到精通,一步一步掌握Cadence设计基础、设计方法以及设计技巧。注意:这里小编提供的是cadence完全学习手册pdf下载,pdf扫描版本,非常的清晰,可以让读者更好的学习,欢迎免费下载。 内容介绍 第1篇 原理篇 第1章 初识Cadence 16.2。主要介绍Cadence 16.2的功能特点以及具体的安装方法。 第2章 Cadence的原理图设计工作平台。主要介绍Cadence 16.2两种原理图工作平台Design EntryHDL.和.DesignEntryCIS的基本知识。 第3章 原理图的创建和元件的相关操作。主要介绍原理图的设计规范,相关的术语,环境参数的设计以及基本元件的摆放。 第4章 设计原理图和绘制原理图。主要介绍在Design Entry CIS软件内的原理图绘制方法。 第5章 原理图到PCB图的处理。主要介绍如何将原理图导入PCB设计平台,以及网络表和元件清单的生成。 第2篇 元件篇 第6章 创建平面元件。主要介绍库管理器以及如何通过库管理器建立平面元件,包括新元件的创建,如何创建封装和符号,元件的引脚如何添加和定义等。 第7章 创建PCB零件封装。主要介绍PCB零件封装的创建,包括手动创建以及通过封装向导建立封装零件。 第3篇 PCB篇 第8章 pcb设计与allegro。主要介绍pcb的设计流程,以及allegro pcb设计工作平台参数环境设置。 第9章 焊盘的建立。主要介绍焊盘的概念、命名规则,以及不同类型焊盘的建立过程。 ...... 第4篇 仿真篇 第15章 仿真前的预处理。主要介绍仿真前的准备工作,模块的选择及使用、电路板的设置及信号完成性功能的概述。 第16章 约束驱动布局。主要介绍提取和仿真预布局拓扑、设置和添加约束以及模板应用和约束驱动布局等内容。 第17章 cadence综合应用实例。通过实例对本书前面所讲过的内容进行综合的应用,并对所学的内容进行融会贯通,使学到的知识更为牢固。

    标签: Cadence 学习手册

    上传时间: 2020-03-25

    上传用户:lchen

  • Cadence完全学习手册-高清版(中)

    cadence完全学习手册pdf版是一本介绍cadence spb16.2软件的图书,由兰吉昌等编写,化学工业出版发行,全书分为原理篇、元件篇、PCB篇和仿真篇四大部分内容介绍,想要学习的朋友可以到本站下载该手册。 cadence完全学习手册简介: 拥有丰富的内容和实例可以给读者全方位的学习指导,从而带领读者从入门到精通,一步一步掌握Cadence设计基础、设计方法以及设计技巧。注意:这里小编提供的是cadence完全学习手册pdf下载,pdf扫描版本,非常的清晰,可以让读者更好的学习,欢迎免费下载。 内容介绍 第1篇 原理篇 第1章 初识Cadence 16.2。主要介绍Cadence 16.2的功能特点以及具体的安装方法。 第2章 Cadence的原理图设计工作平台。主要介绍Cadence 16.2两种原理图工作平台Design EntryHDL.和.DesignEntryCIS的基本知识。 第3章 原理图的创建和元件的相关操作。主要介绍原理图的设计规范,相关的术语,环境参数的设计以及基本元件的摆放。 第4章 设计原理图和绘制原理图。主要介绍在Design Entry CIS软件内的原理图绘制方法。 第5章 原理图到PCB图的处理。主要介绍如何将原理图导入PCB设计平台,以及网络表和元件清单的生成。 第2篇 元件篇 第6章 创建平面元件。主要介绍库管理器以及如何通过库管理器建立平面元件,包括新元件的创建,如何创建封装和符号,元件的引脚如何添加和定义等。 第7章 创建PCB零件封装。主要介绍PCB零件封装的创建,包括手动创建以及通过封装向导建立封装零件。 第3篇 PCB篇 第8章 pcb设计与allegro。主要介绍pcb的设计流程,以及allegro pcb设计工作平台参数环境设置。 第9章 焊盘的建立。主要介绍焊盘的概念、命名规则,以及不同类型焊盘的建立过程。 ...... 第4篇 仿真篇 第15章 仿真前的预处理。主要介绍仿真前的准备工作,模块的选择及使用、电路板的设置及信号完成性功能的概述。 第16章 约束驱动布局。主要介绍提取和仿真预布局拓扑、设置和添加约束以及模板应用和约束驱动布局等内容。 第17章 cadence综合应用实例。通过实例对本书前面所讲过的内容进行综合的应用,并对所学的内容进行融会贯通,使学到的知识更为牢固。

    标签: Cadence 学习手册

    上传时间: 2020-03-25

    上传用户:lchen

  • 6脚电源IC资料及代换

    6PIN电源芯片的功能引脚及代换注意事项 所有6脚IC引脚都是一样的功能,在代换的时候 检查3脚是否有接电路,如果没,在3脚对地接一只 100K电阻,用OB2263代换,电路即可工作。

    标签: 电源 IC资料 代换

    上传时间: 2021-10-07

    上传用户:xmlxl4351

  • 利用STM32F103C8T6和0.96寸OLED实现旋转太空人

    借鉴了好多大佬的例程和图片取模做好的。使用4针iic通信的0.96寸oled,引脚连接方法可以通过查看iic.h头文件定义得到

    标签: stm32 oled

    上传时间: 2021-10-27

    上传用户:

  • 潮湿导致电路板故障的原因详细分析

    我们在做PCB板的时候,常常潮湿引发的电路板常见故障,导致电路板中电路参数发生改变引发电路板故障,电路板中电路处于短路状态,致使电路板故障,信号处理或传输线路出现断路,致使电路板故障。潮湿的定义即含有比正常状态下较多的水份,所以在潮湿环境中使用的电路板,由于空气中含有比较大的湿气,当湿气过大时就会化成水珠跌落到电路板上,跌落到电路板上水珠在电路板上散开后,会依附在电子元件的各个引脚或者印制线上。由于目前电路板中应用的电子元件都是SOP或SSOP贴片元件,引脚与引脚之间的距离十分微小,尤其是SSOP封装的集成电路其引脚与引脚之间的距离十分微小,当湿气转化为水珠滴在SSOP封装集成电路引脚上时,如果此时电路板处于运行状态,就会给集成电路的引脚间增加一个无形的电阻(因为水是导电的),甚者会引发短路,导致处于工作状态中的电路板出现故障。如果由湿气转化成为的水珠滴在电路板上电子元件的引脚间时,而此时电路板刚好处于没工作或断电状态,不会立即对电路板造成危害,但电子元件的引脚或印制线受到水滴的浸润后,元件的引脚就会发生锈蚀,时间久了还会因锈蚀而断脚引发电路板故障,印制线被水珠浸润后,尤其是信号传输线比较细小,被浸润一段时间后,就会出现印制线霉断的情况出现,导致电路板在次投入工作时,出现不能运行的情况。

    标签: 电路板

    上传时间: 2021-11-08

    上传用户:

  • FPGA开发全攻略(下册)

    FPGA开发全攻略(下册) 如何克服 FPGA I/O 引脚分配挑战 作者:Brian Jackson  产品营销经理Xilinx, Inc.  brian.jackson@xilinx.com 对于需要在 PCB 板上使用大规模 FPGA 器件的设计人员来说,I/O 引脚分配是必须面对的众多挑战之一。  由于众多原因,许多设计人员发表为大型 FPGA 器件和高级 BGA 封装确定 I/O 引脚配置或布局方案越来越困难。  但是组合运用多种智能 I/O 规划工具,能够使引脚分配过程变得更轻松。  在 PCB 上定义 FPGA 器件的 I/O 引脚布局是一项艰巨的设计挑战,即可能帮助设计快速完成,也有可能造 成设计失败。 在此过程中必须平衡 FPGA 和 PCB 两方面的要求,同时还要并行完成两者的设计。 如果仅仅针 对 PCB 或 FPGA 进行引脚布局优化,那么可能在另一方面引起设计问题。  为了解引脚分配所引起的后果,需要以可视化形式显示出 PCB 布局和 FPGA 物理器件引脚,以及内部 FPGA I/O 点和相关资源。 不幸的是,到今天为止还没有单个工具或方法能够同时满足所有这些协同设计需求。  然而,可以结合不同的技术和策略来优化引脚规划流程并积极采用 Xilinx® PinAhead 技术等新协同设计工 具来发展出一套有效的引脚分配和布局方法。 赛灵思公司在 ISE™ 软件设计套件 10.1 版中包含了 PinAhead。  赛灵思公司开发了一种规则驱动的方法。首先根据 PCB 和 FPGA 设计要求定义一套初始引脚布局,这样利 用与最终版本非常接近的引脚布局设计小组就可以尽可能早地开始各自的设计流程。 如果在设计流程的后期由 于 PCB 布线或内部 FPGA 性能问题而需要进行调整,在采用这一方法晨这些问题通常也已经局部化了,只需要 在 PCB 或 FPGA 设计中进行很小的设计修改。

    标签: FPGA开发全攻略

    上传时间: 2022-03-28

    上传用户:默默