现代的4bank*1M*16bit的SDRAM(HY57V6416ET)的VHDL行为仿真程序
上传时间: 2013-12-22
上传用户:aeiouetla
SDRAM控制器的VHDL实现,pdf格式,有需要多的,联系我
上传时间: 2014-12-01
上传用户:sz_hjbf
sdram操作的vhdl源代码,对自己编写SDRAM核有很好的参考意义
上传时间: 2013-12-25
上传用户:waitingfy
SDRAM控制IP核的VHDL语言源代码,需要的开发环境是QUARTUS II 6.0。
上传时间: 2014-08-04
上传用户:gxrui1991
SDRAM控制器的设计与VHDL实现 是pdf格式的。在工程中实现过
上传时间: 2016-04-23
上传用户:zjf3110
SDRAM的控制器的VHDL语言编写代码
上传时间: 2014-01-04
上传用户:nanshan
vhdl 编写的sdram controler, 双通道
上传时间: 2016-10-23
上传用户:waizhang
sdram接口的vhdl实现,适用于lattice的FPGA,内含状态机和各个模块的具体实现
上传时间: 2013-12-23
上传用户:hgy9473
ddr sdram 的vhdl实现,包括各个模块的实现以及仿真文件
上传时间: 2016-12-05
上传用户:jichenxi0730
DDR SDRAM控制器的VHDL源代码,含详细设计文档。 The DDR, DCM, and SelectI/O™ features in the Virtex™ -II architecture make it the perfect choice for implementing a controller of a Double Data Rate (DDR) SDRAM. The Digital Clock Manager (DCM) provides the required Delay Locked Loop (DLL), Digital Phase Shift (DPS), and Digital Frequency Synthesis (DFS) functions. This application note describes a controller design for a 16-bit DDR SDRAM. The application note and reference design are enhanced versions of XAPP200 targeted to the Virtex-II series of FPGAs. At a clock rate of 133 MHz, 16-bit data changes at both clock edges. The reference design is fully synthesizable and achieves 133 MHz performance with automatic place and route tools.
上传时间: 2014-11-01
上传用户:l254587896