虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

vHDL

  • vHDL深入教程

    vHDL深入教程

    标签: vHDL 教程

    上传时间: 2013-07-27

    上传用户:lishuoshi1996

  • 应用vHDL基于FPGA设计FIR滤波器

    伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实时处理非常关键。 FPGA是常用的可编程器件,它所具有的查找表结构非常适用于实现实时快速可靠的FIR滤波器,在加上vHDL语言灵活的描述方法以及与硬件无关的特点,使得使用vHDL语言基于FPGA芯片实现FIR滤波器成为研究的方向。 本文对基于FPGA的FIR数字滤波器实现进行了研究,并设计了一个16阶的FIR低通滤波器。所做的主要工作为: 1.以FIR数字滤波器的基本理论为依据,使用分布式算法作为滤波器的硬件实现算法,并对其进行了详细的讨论。针对分布式算法中查找表规模过大的缺点,采用多块查找表的方式减小硬件规模。 2.在设计中采用了自顶向下的层次化、模块化的设计思想,将整个滤波器划分为多个模块,利用vHDL语言的描述方法进行了各个功能模块的设计,最终完成了FIR数字滤波器的系统设计。 3.采用FLEX10K系列器件实现一个16阶的FIR低通滤波器的设计实例,用MAX+PLUSII软件进行了仿真,并用MATLAB对仿真结果进行了分析,证明所设计的FIR数字滤波器功能正确。 仿真结果表明,本论文所设计的FIR滤波器硬件规模较小,采样率达到了17.73MHz。同时只要将查找表进行相应的改动,就能分别实现低通、高通、带通FIR滤波器,体现了设计的灵活性。

    标签: vHDL FPGA FIR 滤波器

    上传时间: 2013-04-24

    上传用户:zdluffy

  • vHDL流水灯程序

    vHDL流水灯程序,初学者们可以下载,学习学习

    标签: vHDL 流水灯 程序

    上传时间: 2013-04-24

    上传用户:user08x

  • vHDL实用教程[完整版]_潘松_PDF高清

    vHDL实用教程[完整版]_潘松_PDF高清

    标签: vHDL 实用教程

    上传时间: 2013-04-24

    上传用户:Zxcvbnm

  • vHDL编写的实现二、三、四分频

    在Quartus II 9.0环境下编写的vHDL代码,实现二分频、三分频、四分频功能。

    标签: vHDL 编写 分频

    上传时间: 2013-04-24

    上传用户:哈哈hah

  • vHDL教程

    教会如何使用vHDL语言,下载它,你可以更好的了解学习vHDL语言

    标签: vHDL 教程

    上传时间: 2013-05-30

    上传用户:奈雁归dxh

  • EDA课程设计报告(交通信号控制器的vHDL的设计)

    EDA课程设计报告(交通信号控制器的vHDL的设计),vHDL语言!!1

    标签: vHDL EDA 报告 交通信号

    上传时间: 2013-06-23

    上传用户:坏坏的华仔

  • 基于FPGA的MCS51核的vHDL语言

    本文以研究嵌入式微处理器为主,自主地设计了能够运行MCS-51系列单片机指令的MCU系统。系统采用了vHDL 语言与原理框图的综合设计方法,并且在Altera公司的FPGA上通过验证。论文深入地研究了微处理器的指令系统和数据地址通路,采用vHDL 语言完成了取指单元,指令译码器单元,存储器单元和逻辑运算单元的电路模块的设计与实现;研究了控制单元的实现方法和基于全局状态机的设计理论,采用硬件描述语言完成了对各个控制线的相关设计与实现。论文通过原理示意图和示例代码的演示,着重介绍了指令译码器的实现方式,基于此种方式形成的译码电路还能够实现更为复杂的CISC指令。 本系统采用分模块的设计方式,把具有相同功能的逻辑电路集中到一个框图里,使得系统的可移植性大大地提高。系统还采用层次框图的设计方式,把明显地具有主从关系的电路放在不同的层次里,这也使得系统模块功能的可扩展性大大地增强。内部逻辑共分为数据存储器模块;程序存储器模块;时序控制模块;特殊功能寄存器模块和Core核心模块这五个部分,文中对各个模块的设计作了详细的介绍。本文在最后对已实现的部分典型指令进行了逻辑仿真测试,测试结果表明,本文所设计的MCU系统能够如预期地执行相应的指令。在指令执行的过程中,相应寄存器和总线上的值也均符合设计要求,实现了设计目标。

    标签: FPGA vHDL MCS 51

    上传时间: 2013-06-05

    上传用户:金宜

  • FFT的vHDL源代码下载

    给用户提供了FFT的vHDL源代码下载,可供用户来参考学习

    标签: vHDL FFT 源代码

    上传时间: 2013-06-03

    上传用户:zaizaibang

  • 基于vHDL语言的卷积码编解码器的设计

    本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于vHDL语言设计(2,1,6)卷积码编解码器的方法。

    标签: vHDL 语言 卷积码 编解码器

    上传时间: 2013-06-16

    上传用户:zfh920401