虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

v-HDL

  • 通过VERILOG HDL语言使用CPLD连接PS2键盘

    通过VERILOG HDL语言使用CPLD连接PS2键盘.

    标签: VERILOG CPLD HDL PS2

    上传时间: 2013-08-21

    上传用户:1583060504

  • verilog HDL 编写的PWM

    verilog HDL 编写的PWM,是初学CPLD者入门Z资源,epm7128stc100-10

    标签: verilog HDL PWM 编写

    上传时间: 2013-08-30

    上传用户:aa54

  • 基于Verilog HDL语言的FPGA源程序

    本原码是基于Verilog HDL语言的FPGA原程序,主要用于测频率,特点主要是可以更快地测频。实时性更高。

    标签: Verilog FPGA HDL 语言

    上传时间: 2013-09-01

    上传用户:1417818867

  • 以verilog HDL 语言编写的一首歌曲

    以verilog HDL 语言编写的一首歌曲,可供初学者借鉴

    标签: verilog HDL 语言 编写

    上传时间: 2013-09-05

    上传用户:wyiman

  • VERILOG HDL 实际工控项目源码

    VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2

    标签: VERILOG HDL 工控 项目

    上传时间: 2013-09-05

    上传用户:youmo81

  • Guide to HDL Coding Styles for Synthesis

    这篇文章讨论了不同HDL代码的编写方式,对综合结果的影响。阅读本文对深入了解综合工具和提高HDL的编写水平有不少帮助,原文时针对Synopsys的综合软件论述的,但对所有综合软件,都有普遍的借鉴意义  

    标签: Synthesis Coding Styles Guide

    上传时间: 2014-12-23

    上传用户:huql11633

  • HDL的可综合设计简介

    本文简单探讨了verilog HDL设计中的可综合性问题,适合HDL初学者阅读     用组合逻辑实现的电路和用时序逻辑实现的   电路要分配到不同的进程中。   不要使用枚举类型的属性。   Integer应加范围限制。    通常的可综合代码应该是同步设计。   避免门级描述,除非在关键路径中。

    标签: HDL 综合设计

    上传时间: 2013-10-21

    上传用户:smallfish

  • 分比功率架构和V•I晶片灵活、优越的功率系统方案

    当今电子系统如高端处理器及记忆体,对电源的需求是趋向更低电压、更高电流的应用。同时、对负载的反应速度也要提高。因此功率系统工程师要面对的挑战,是要设计出符合系统要求的细小、价廉但高效率的电源系统。而这些要求都不是传统功率架构能够完全满足的。Vicor提出的分比功率架构(Factorized Power Architecture FPA)以及一系列的整合功率元件,可提供革命性的功率转换方案,应付以上提及的各项挑战。这些功率元件称为V•I晶片。

    标签: 8226 功率架构 功率

    上传时间: 2013-11-15

    上传用户:yan2267246

  • Verilog HDL的基本知识--周立功Actel产品线

    概述:数字通信和自动化控制等领域的高速度发展和世界范围的高技术竞争对数字系统提出了越来越高的要求,特别是需要设计具有实时信号处理能力的专用集成电路,要求把包括多个CPU内核在内的整个电子系统综合到一个芯片(SOC)上。集成电路制造工艺的发展;知识产权核(IP)的重复利用;硬件描述语言(HDL)的大规模使用;

    标签: Verilog Actel HDL 基本知识

    上传时间: 2013-10-28

    上传用户:pol123

  • 3-V TO 5.5-V MULTICHANNEL RS-2

    The MAX3243E device consists of three line drivers, five line receivers, and a dual charge-pump circuit with±15-kV ESD (HBM and IEC61000-4-2, Air-Gap Discharge) and ±8-kV ESD (IEC61000-4-2, Contact Discharge)protection on serial-port connection pins. The device meets the requirements of TIA/EIA-232-F and provides theelectrical interface between an asynchronous communication controller and the serial-port connector. Thiscombination of drivers and receivers matches that needed for the typical serial port used in an IBM PC/AT, orcompatible. The charge pump and four small external capacitors allow operation from a single 3-V to 5.5-Vsupply. In addition, the device includes an always-active noninverting output (ROUT2B), which allowsapplications using the ring indicator to transmit data while the device is powered down. The device operates atdata signaling rates up to 250 kbit/s and a maximum of 30-V/ms driver output slew rate.

    标签: MULTICHANNEL 5.5 TO RS

    上传时间: 2013-10-19

    上传用户:ddddddd