E1与V.35标准说明及E1与V.35信号转换的实现方法。
上传时间: 2015-03-12
上传用户:阳光少年2016
Computer Architecture Handbook on Verilog HDL
标签: Architecture Computer Handbook Verilog
上传时间: 2015-03-15
上传用户:www240697738
校园导游图算法--数据结构中有关图的算法 按v求最短路径 按s求信息; 按q退出; 地图在map图像文件里
上传时间: 2014-01-09
上传用户:hzy5825468
课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL
上传时间: 2013-12-21
上传用户:1583060504
(1)输入E条弧<j,k>,建立AOE-网的存储结构 (2)从源点v出发,令ve[0]=0,按拓扑排序求其余各项顶点的最早发生时间ve[i](1<=i<=n-1).如果得到的拓朴有序序列中顶点个数小于网中顶点数n,则说明网中存在环,不能求关键路径,算法终止 否则执行步骤(3)(3)从汇点v出发,令vl[n-1]=ve[n-1],按逆拓朴排序求其余各顶点的最迟发生时间vl[i](n-2>=i>=2). (4)根据各顶点的ve和vl值,求每条弧s的最早发生时间e(s)和最迟开始时间l(s).若某条弧满足条件e(s)=l(s),则为关键活动.
上传时间: 2014-11-28
上传用户:fredguo
校园导游图算法--数据结构中有关图的算法按v求最短路径按s求信息;按q退出;地图在map图像文件里
上传时间: 2013-12-17
上传用户:onewq
AFD - Advanced Filter Design using MATLABMiroslav D. Lutovac, Dejan V. Tosicversion 1.00 released 15 October 1999This program is freeware.Unpack with path names, for exampleDOS: pkunzip -d afdunix: unzip -L afdAfter unpacking afd.zip, and run MATLAB,change directory to afdfrom the MATLAB command window.Execute demoafd to quickly scan the AFD operation.
标签: D. V. MATLABMiroslav Tosicversion
上传时间: 2015-03-21
上传用户:er1219
JspShop网络购物系统v 1.0 版权所有:www.jshshop.cn 程序开发:ckstudio --------------------------------------------------------Jsp网络购物系统版权声明免费版开发语言:jsp+access(不支持resin服务器)
标签: ckstudio JspShop jshshop 1.0
上传时间: 2015-03-23
上传用户:上善若水
verilog hdl教程135例:verilog hdl语言类似于C语言,便于学习。本文档带有源代码,3-6章
上传时间: 2013-12-12
上传用户:rocketrevenge
verilog hdl教程135例:verilog hdl语言类似于C语言,便于学习。本文档带有源代码,7-8章
上传时间: 2013-12-09
上传用户:cuiyashuo