虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

sdram

同步动态随机存取内存(synchronousdynamicrandom-accessmemory,简称sdram)是有一个同步接口的动态随机存取内存(DRAM)。通常DRAM是有一个异步接口的,这样它可以随时响应控制输入的变化。而sdram有一个同步接口,在响应控制输入前会等待一个时钟信号,这样就能和计算机的系统总线同步。时钟被用来驱动一个有限状态机,对进入的指令进行管线(Pipeline)操作。这使得sdram与没有同步接口的异步DRAM(asynchronousdram)相比,可以有一个更复杂的操作模式。
  • BF533 上面Multiple DXE启动代码

    BF533 上面Multiple DXE启动代码,包含sdram初始化

    标签: Multiple 533 DXE BF

    上传时间: 2013-12-26

    上传用户:ccclll

  • 44binit.s ----- 初始化中断、存储器、堆栈等

    44binit.s ----- 初始化中断、存储器、堆栈等,进行系统初始化,建立C程序运行环境。 memcfg.inc ----- 定义存储器延时、sdram配置等参数 option.inc ----- 定义系统时钟频率等 main.c ----- 系统主程序(Main函数等) 44blib.c ----- IO端口初始化、延时和异步串口通讯等基本子程序

    标签: binit 44 初始化 中断

    上传时间: 2014-01-11

    上传用户:hullow

  • 三星44B0X原理图资料

    三星44B0X原理图资料,包括Etc、FLASH、Interface、LCD、S3C44B0X、sdram等6个PDF文档

    标签: 44B0X 三星 原理图

    上传时间: 2015-08-26

    上传用户:windwolf2000

  • 这是使用VERILOG语言

    这是使用VERILOG语言,基于MICRON公司的sdram开发的sdram接口逻辑

    标签: VERILOG 语言

    上传时间: 2014-01-03

    上传用户:ynzfm

  • 很多嵌入式系统

    很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)sdram由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR sdram的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。

    标签: 嵌入式系统

    上传时间: 2015-09-18

    上传用户:zjf3110

  • 本文主要解决在VXI总线模块上实现大容量动态存储器的技术难题

    本文主要解决在VXI总线模块上实现大容量动态存储器的技术难题,介绍了利用可编程逻辑器件实现数字信号处理器(DSP)与同步动态存储器(sdram)之间的数据读取逻辑的设计、编程思想,以及必要的硬件连接,编程方法等。

    标签: VXI 总线 大容量 动态

    上传时间: 2015-09-29

    上传用户:wcl168881111111

  • DM642开发板自带

    DM642开发板自带,包括音频,视频,sdram,UART等,此为其中之一。

    标签: 642 DM 开发板

    上传时间: 2014-01-01

    上传用户:wfl_yy

  • DM642开发板自带

    DM642开发板自带,包括音频,视频,sdram,UART等,此为其中之一。

    标签: 642 DM 开发板

    上传时间: 2013-12-14

    上传用户:gtf1207

  • DM642开发板自带

    DM642开发板自带,包括音频,视频,sdram,UART等,此为其中之一。

    标签: 642 DM 开发板

    上传时间: 2015-10-15

    上传用户:baitouyu

  • 是基于fpga的FIFO乒乓操作

    是基于fpga的FIFO乒乓操作,后面是与sdram接口的,这样主要方便sdram的刷新

    标签: fpga FIFO 操作

    上传时间: 2015-10-25

    上传用户:aig85